时钟产生电路、收发器以及时钟产生方法技术

技术编号:5204148 阅读:219 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种时钟产生电路,包含有:一相位侦测器用来侦测一输入时钟与一参考时钟的一相位差以产生一控制信号;一滤波器耦接于该相位侦测器,用来对该控制信号进行滤波操作以产生一滤波控制信号;一可控制振荡器耦接于该滤波器,用来依据该滤波控制信号来产生多个输出时钟;一相位选择器耦接于该可控制振荡器,用来依据一相位选择信号来从该多个输出时钟中选取一输出时钟来做为一延授时钟;以及一延授电路耦接于该相位侦测器与该相位选择器,用来依据该延授时钟产生该输入时钟。本发明专利技术还涉及一种收发器以及时钟产生方法。本发明专利技术通过控制一相位选择器来选择多个输出时钟中之一作为一延授时钟以合成一精确同步于一数据信号的输出时钟,节省了成本。

【技术实现步骤摘要】

本专利技术涉及数字逻辑相关
,更具体地说,涉及一种时钟产生电路、收发器 以及时钟产生方法。
技术介绍
时钟数据回复电路(Clock Data Recovery Circuit)用来接收一数位数据并依据 该数位数据来产生一时钟信号,其中该时钟数据回复电路所产生的该时钟信号同步于该数 位数据。因此,在一通讯系统中,该时钟数据回复电路不仅可以用来回复隐含在该数位数据 的该时钟信号,并可以利用该时钟信号来修护该数位数据,例如去除该数位数据的噪声以 及调整该数位数据的上升沿或下降沿的时间。一般上,该时钟数据回复电路依据一参考时 钟信号以及该数位数据来产生该时钟信号的,其中该参考时钟信号的时钟频率比该时钟信 号的时钟频率来得慢的。传统上,该时钟数据回复电路以一延授的方式来呈现。更进一步来说,首先,该时 钟数据回复电路会依据该参考时钟信号来产生具有多个不同相位的锁相时钟信号,该锁相 时钟信号会输入一相位旋转器(Phase Rotator)。该相位旋转器会同时对该锁相时钟信号 的该多个不同相位来调整一特定的相位来产生多个不同的调整后相位。接着,该数位数据 会与该多个不同的调整后相位进行比较而分别产生多个比较结果。该相位旋转器会另依据 该多个比较结果来调整该特定的相位,以使得该多个比较结果符合一特定的组合。如此一 来,经由上述的延授方式,当该多个比较结果符合该特定的组合时,该相位旋转器所输出的 一时钟信号就可以视为同步于该数位数据的该时钟信号。然而,由于习知的相位旋转器的设定较复杂且占据较大的面积,因此相对地 提高该时钟数据回复电路制作成本。举例来说,若要产生四组不同的输出相位,其中 每一组输出相位具有八个不同的相位,则至少需要利用四个具有八对一的多任务器 (8-to-lMultiplexer)来完成。因此,如何以更低的成本来实作一时钟数据回复电路,以降 低利用该时钟数据回复电路所制作一收发器的成本,已成为业界亟需解决的问题。
技术实现思路
本专利技术要解决的技术问题在于,针对现有技术的上述,提供一种利用一相位选择 器来选择多个输出时钟中之一来作为一延授时钟以产生该多个输出时钟的一时钟数据回 复电路,以及利用该时钟数据回复电路的。本专利技术解决其技术问题所采用的技术方案之一是提供一种时钟产生电路。该时 钟产生电路包含有一相位侦测器、一滤波器、一可控制振荡器、一相位选择器以及一延授电 路;该相位侦测器用来侦测一输入时钟与一参考时钟的一相位差以产生相对于该相位差的 一控制信号;该滤波器耦接于该相位侦测器,用来对该控制信号进行滤波操作以产生一滤 波控制信号;该可控制振荡器耦接于该滤波器,用来依据该滤波控制信号来产生多个输出 时钟,其中该多个输出时钟对应同一振荡频率,但分别对应不同的多个相位;该相位选择器耦接于该可控制振荡器,用来依据一相位选择信号来从该多个输出时钟中选取一输出时钟 来做为一延授时钟;该延授电路耦接于该相位侦测器与该相位选择器,用来依据该延授时 钟产生该输入时钟。进一步地,本专利技术所述的时钟产生电路,其更包含有一相位差比较器,耦接于该可控制振荡器以及该相位选择器,用来比较该多个输 出时钟所分别对应的该多个相位与一数据信号内的一数据相位以产生一比较结果,并依据 该比较结果产生该相位选择信号。进一步地,本专利技术所述的时钟产生电路,其中当该比较结果显示该振荡频率较该 数据信号的一数据频率来得慢时,该相位选择器选择该多个输出时钟中相位较该输出时钟 落后的另一输出时钟来做为该延授时钟,以及当该比较结果显示该振荡频率较该数据频率 来得快时,该相位选择器选择该多个输出时钟中相位较该输出时钟领先的另一输出时钟来 做为该延授时钟。进一步地,本专利技术所述的时钟产生电路,其中该相位差比较器另于不同时间点分 别产生该比较结果以得到多个比较结果,并依据该多个比较结果来产生该相位选择信号。进一步地,本专利技术所述的时钟产生电路,其中当该多个比较结果中,该振荡频率较 该数据信号的一数据频率来得慢的比较结果次数大于该振荡频率较该数据频率来得快的 比较结果次数时,该相位选择器选择该多个输出时钟中相位较该输出时钟落后的另一输出 时钟来做为该延授时钟,以及当该多个比较结果中,该振荡频率较该数据频率来得慢的比 较结果次数小于该振荡频率较该数据频率来得快的比较结果次数时,该相位选择器选择该 多个输出时钟中相位较该输出时钟领先的另一输出时钟来做为该延授时钟。进一步地,本专利技术所述的时钟产生电路,其更包含有一展频控制电路,耦接于该相位差比较器与该相位选择器之间,用来调整该相位 差比较器输出至该相位选择器的该比较结果,以使该输出时钟的频率展频于一特定频率范 围中。本专利技术解决其技术问题所采用的技术方案之二是提供一种收发器。该收发器包 含有一传送电路、一接收电路以及一时钟产生电路;该传送电路用来依据一第一时钟信号 来传送一待传送数据;该接收电路用来依该第一时钟信号来接收一待接收数据;该时钟产 生电路耦接于该传送电路与该接收电路,用来依据该待接收数据以及一参考时钟来产生该 第一时钟信号。进一步地,本专利技术所述的收发器,其中当该待接收数据不具有一展频特性时,该时 钟产生电路产生具有该展频特性的该第一时钟信号至该传送电路以测试产生该待接收数 据的一发送器是否具有该展频特性,若该发送器具有该展频能力,则该时钟产生电路产生 具有该展频特性的该第一时钟信号至该接收电路,若该发送器不具有该展频能力时,则该 时钟产生电路产生不具有该展频特性的该第一时钟信号至该接收电路。进一步地,本专利技术所述的收发器,其中该时钟产生电路包含有一相位侦测器,用来侦测一输入时钟与该参考时钟的一相位差以产生相对于该相 位差的一控制信号;一滤波器,耦接于该相位侦测器,用来对该控制信号进行滤波操作以产生一滤波 控制信号;一可控制振荡器,耦接于该滤波器,用来依据该滤波控制信号来产生多个输出时 钟,并输出该多个输出时钟中的一来作为该第一时钟信号,其中该多个输出时钟分别具有 多个相位;一相位选择器,耦接于该可控制振荡器,用来依据一相位选择信号来从该多个输 出时钟中选取一输出时钟来做为一延授时钟;以及一除频器,耦接于该相位侦测器与该相位选择器,用来对该延授时钟进行频率除 频以产生该输入时钟。进一步地,本专利技术所述的收发器,其更包含有一相位差比较器,耦接于该可控制振荡器以及该相位选择器,用来比较该多个输 出时钟分别的该多个相位与该待接收数据内的一数据相位以产生一比较结果,并依据该比 较结果产生该相位选择信号。进一步地,本专利技术所述的收发器,其中当该比较结果显示该多个输出时钟的一振 荡频率较该待接收数据的一数据频率来得慢时,该相位选择器选择该多个输出时钟中较该 输出时钟落后的另一输出时钟来做为该延授时钟,当该比较结果显示该振荡频率较该数据 频率来得快时,该相位选择器选择该多个输出时钟中较该输出时钟领先的另一输出时钟来 做为该延授时钟。进一步地,本专利技术所述的收发器,其中该相位差比较器另随着时间变化来产生多 个比较结果,并依据该多个比较结果来产生相位选择信号。进一步地,本专利技术所述的收发器,其中当该多个比较结果中,代表该多个输出时钟 的一振荡频率较该待接收数据的一数据频率来得慢的比较结果次数较该振荡频率较该数 据频率来得快的比较结果次数本文档来自技高网
...

【技术保护点】
一种时钟产生电路,其特征在于,包含有:一相位侦测器,用来侦测一输入时钟与一参考时钟的一相位差以产生相对于该相位差的一控制信号;一滤波器,耦接于该相位侦测器,用来对该控制信号进行滤波操作以产生一滤波控制信号;一可控制振荡器,耦接于该滤波器,用来依据该滤波控制信号来产生多个输出时钟,其中该多个输出时钟对应同一振荡频率,但分别对应不同的多个相位;一相位选择器,耦接于该可控制振荡器,用来依据一相位选择信号来从该多个输出时钟中选取一输出时钟来做为一延授时钟;以及一延授电路,耦接于该相位侦测器与该相位选择器,用来依据该延授时钟产生该输入时钟。

【技术特征摘要】
1.一种时钟产生电路,其特征在于,包含有一相位侦测器,用来侦测一输入时钟与一参考时钟的一相位差以产生相对于该相位差 的一控制信号;一滤波器,耦接于该相位侦测器,用来对该控制信号进行滤波操作以产生一滤波控制 信号;一可控制振荡器,耦接于该滤波器,用来依据该滤波控制信号来产生多个输出时钟,其 中该多个输出时钟对应同一振荡频率,但分别对应不同的多个相位;一相位选择器,耦接于该可控制振荡器,用来依据一相位选择信号来从该多个输出时 钟中选取一输出时钟来做为一延授时钟;以及一延授电路,耦接于该相位侦测器与该相位选择器,用来依据该延授时钟产生该输入 时钟。2.根据权利要求1所述的时钟产生电路,其特征在于,其更包含有一相位差比较器,耦接于该可控制振荡器以及该相位选择器,用来比较该多个输出时 钟所分别对应的该多个相位与一数据信号内的一数据相位以产生一比较结果,并依据该比 较结果产生该相位选择信号。3.根据权利要求2所述的时钟产生电路,其特征在于,其中当该比较结果显示该振荡 频率较该数据信号的一数据频率来得慢时,该相位选择器选择该多个输出时钟中相位较该 输出时钟落后的另一输出时钟来做为该延授时钟,以及当该比较结果显示该振荡频率较该 数据频率来得快时,该相位选择器选择该多个输出时钟中相位较该输出时钟领先的另一输 出时钟来做为该延授时钟。4.根据权利要求2所述的时钟产生电路,其特征在于,其中该相位差比较器另于不同 时间点分别产生该比较结果以得到多个比较结果,并依据该多个比较结果来产生该相位选 择信号。5.根据权利要求4所述的时钟产生电路,其特征在于,其中当该多个比较结果中,该振 荡频率较该数据信号的一数据频率来得慢的比较结果次数大于该振荡频率较该数据频率 来得快的比较结果次数时,该相位选择器选择该多个输出时钟中相位较该输出时钟落后的 另一输出时钟来做为该延授时钟,以及当该多个比较结果中,该振荡频率较该数据频率来 得慢的比较结果次数小于该振荡频率较该数据频率来得快的比较结果次数时,该相位选择 器选择该多个输出时钟中相位较该输出时钟领先的另一输出时钟来做为该延授时钟。6.根据权利要求2所述的时钟产生电路,其特征在于,其更包含有一展频控制电路,耦接于该相位差比较器与该相位选择器之间,用来调整该相位差比 较器输出至该相位选择器的该比较结果,以使该输出时钟的频率展频于一特定频率范围 中。7.根据权利要求2所述的时钟产生电路,其特征在于,其为一时钟数据回复电路,用来 回复该数据信号内的一数据时钟。8.—种收发器,其特征在于,包含有一传送电路,用来依据一第一时钟信号来传送一待传送数据;一接收电路,用来依据该第一时钟信号来接收一待接收数据;以及一时钟产生电路,耦接于该传送电路与该接收电路,用来依据该待接收数据以及一参考时钟来产生该第一时钟信号。9.根据权利要求8所述的收发器,其特征在于,其中当该待接收数据不具有一展频特 性时,该时钟产生电路产生具有该展频特性的该第一时钟信号至该传送电路以测试产生该 待接收数据的一发送器是否具有该展频特性,若该发送器具有该展频能力,则该时钟产生 电路产生具有该展频特性的该第一时钟信号至该接收电路,若该发送器不具有该展频能力 时,则该时钟产生电路产生不具有该展频特性的该第一时钟信号至该接收电路。...

【专利技术属性】
技术研发人员:颜敬贤
申请(专利权)人:慧荣科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利