【技术实现步骤摘要】
技术介绍
1、许多装置可能在部署之前被测试和/或测量,以确保正常的功能。在测试/测量过程期间,可能期望减少用于测试过程的时间,以改善被测试的多个装置的总体通量。然而,由于在测试过程期间某些装置能够接收的电力量有限所致的电力约束,这对于这些装置来说可能难以实现。在有限的测试时间内,这种有限的电力量通常不能增加,因此,测试过程的持续时间必须延长,这可能对生产率产生负面影响。因此,期望进行改进。
技术实现思路
1、以下呈现一个或多个方面的简要概述,以便提供对这些方面的基本理解。此概述不是所有所设想方面的广泛综述,并且既不旨在识别所有方面的关键或重要元素,也不描绘任何或所有方面的范围。其唯一目的是以简化的形式呈现一个或多个方面的一些概念,作为稍后呈现的更详细描述的序言。
2、本公开的方面包括具有时钟电路的矩阵电路,该时钟电路被配置为输出第一组输出时钟信号和一个或多个附加组输出时钟信号,该时钟电路包括:至少一个时钟交错电路,其被配置为相对于第一组输出时钟信号、或一个或多个附加组输出时钟
...【技术保护点】
1.一种矩阵电路,所述矩阵电路包括:
2.根据权利要求1所述的矩阵电路,其中所述多组分区中的每个分区被配置为响应于接收所述不同的输出时钟信号,执行接收对应的输入信号或提供对应的输出信号中的一者或多者。
3.根据权利要求2所述的矩阵电路,其中所述多组分区中的每个分区还被配置为基于所述对应的输入信号来提供所述对应的输出信号。
4.根据权利要求1所述的矩阵电路,其中所述至少一个时钟交错电路的每个时钟交错电路包括被配置为延迟所述剩余输出时钟信号的多组延迟线。
5.根据权利要求1所述的矩阵电路,其中所述时钟电路被配置为接收具有周期
...【技术特征摘要】
1.一种矩阵电路,所述矩阵电路包括:
2.根据权利要求1所述的矩阵电路,其中所述多组分区中的每个分区被配置为响应于接收所述不同的输出时钟信号,执行接收对应的输入信号或提供对应的输出信号中的一者或多者。
3.根据权利要求2所述的矩阵电路,其中所述多组分区中的每个分区还被配置为基于所述对应的输入信号来提供所述对应的输出信号。
4.根据权利要求1所述的矩阵电路,其中所述至少一个时钟交错电路的每个时钟交错电路包括被配置为延迟所述剩余输出时钟信号的多组延迟线。
5.根据权利要求1所述的矩阵电路,其中所述时钟电路被配置为接收具有周期的输入时钟信号。
6.根据权利要求5所述的矩阵电路,其中所述至少一个时钟排序电路被配置为在所述第一组输出时钟信号之后经过所述输入时钟信号的一个或多个周期,输出所述一或多个附加组输出时钟信号中的每一个。
7.根据权利要求1所述的矩阵电路,所述矩阵电路还包括输出级,其中所述时钟电路被配置为将所述第一组输出时钟信号的初始输出时钟信号传输到所述输出级,以触发所述输出级将输出信号传输到输出端子。
8.根据权利要求1所述的矩阵电路,所述矩阵电路还包括输入级,其中所述时钟电路被配置为将所述一个或多个附加组输出时钟信号中的最后一个信号传输到所述输入级,以触发所述输入级从输入端子接收输入信号。
9.根据权利要求1所述的矩阵电路,其中所述多组分区中的每个分区包括一个或多个顺序元件。
10.根据权利要求1所述的矩阵电路,其中所述时钟电路还被配置为将所述第一组输出时钟信号和所述一个或多个附加组输出时钟信号中的每一个输出到所述多组分区中的对应的分区...
【专利技术属性】
技术研发人员:H·巴雷拉斯阿尔玛查,G·奥利弗,D·吉梅尼斯,I·莫利纳,
申请(专利权)人:亚德诺半导体国际无限责任公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。