一种基于控制信号的逻辑综合优化方法、存储介质和电子设备技术

技术编号:43811195 阅读:31 留言:0更新日期:2024-12-27 13:26
本申请提供了一种基于控制信号的逻辑综合优化方法、存储介质和电子设备,包括:遍历多路选择器单元,获取多路选择器单元输入S端信号位宽;若位宽大于等于N,遍历输入S端信号的每一位值,获取第i位sig_b[i]、选择信号值s_v和控制信号,将键值对(s_v,sig_b[i])存储到映射集合;对映射集合进行扩展操作和组合操作,生成若干个N位组合信号,将控制信号最低2位作为选择信号生成N选1多路选择器单元mux_N,收集mux_N输出信号作为当前多路选择器单元输入B端信号;控制信号去掉最低2位,更新位宽。本申请能够提升对多路选择器单元逻辑综合的优化效果,减少逻辑资源的消耗和逻辑综合后的单元数量。

【技术实现步骤摘要】

本申请属于fpga,尤其涉及一种基于控制信号的逻辑综合优化方法、存储介质和电子设备


技术介绍

1、逻辑综合是fpga eda软件设计流程中一个重要的步骤,它是将用户输入的行为级或寄存器传输级(rtl)的verilog/vhdl电路文件,转化成由fpga基本逻辑单元如查找表(lut)和触发器(ff)组成的网表文件。fpga逻辑综合包含两个阶段:综合和映射。综合是将行为级或rtl的电路文件,转化成由门电路组成的逻辑网表;映射是将门电路组成的逻辑网表,映射成由fpga基本逻辑单元组成的网表文件。

2、面积,即资源数量是fpga逻辑综合工具的一个重要指标。减少fpga逻辑综合后的的资源数量,对提高fpga软件的布通率和时序性能,具有十分重要的作用。多路分支语句是电路描述文件中逻辑处理常见的结构,它通常包含一个控制信号和多个选择块,每个选择块又包含一个信号值和若干个处理语句。对多路分支语句进行逻辑综合后通常会产生大量的多路选择器(mux)单元以及与门(and)、或门(or)等门电路单元。

3、因此,有必要对多路分支语句的逻辑综合方法进行优化本文档来自技高网...

【技术保护点】

1.一种基于控制信号的逻辑综合优化方法,其特征在于,所述方法包括:

2.根据权利要求1所述的基于控制信号的逻辑综合优化方法,其特征在于,

3.根据权利要求2所述的基于控制信号的逻辑综合优化方法,其特征在于,获取所述逻辑单元的输入B端信号s_b的常量值s_v的方法包括,

4.根据权利要求1所述的基于控制信号的逻辑综合优化方法,其特征在于,对所述映射集合进行扩展操作包括,

5.根据权利要求4所述的基于控制信号的逻辑综合优化方法,其特征在于,所述常数N为4,使得从0到最大的选择信号值s_v之间的每一个值都在所述映射集合中有对应的数据信号值,且所述...

【技术特征摘要】

1.一种基于控制信号的逻辑综合优化方法,其特征在于,所述方法包括:

2.根据权利要求1所述的基于控制信号的逻辑综合优化方法,其特征在于,

3.根据权利要求2所述的基于控制信号的逻辑综合优化方法,其特征在于,获取所述逻辑单元的输入b端信号s_b的常量值s_v的方法包括,

4.根据权利要求1所述的基于控制信号的逻辑综合优化方法,其特征在于,对所述映射集合进行扩展操作包括,

5.根据权利要求4所述的基于控制信号的逻辑综合优化方法,其特征在于,所述常数n为4,使得从0到最大的选择信号值s_v之间的每一个值都在所述映射集合中有对应的数据信号值,且所述映射集合是4的倍数,包括,

6.根据权利要...

【专利技术属性】
技术研发人员:刘洋魏育成
申请(专利权)人:中科亿海微电子科技苏州有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1