当前位置: 首页 > 专利查询>安徽大学专利>正文

一种基于可重构单元的可重构加密电路及图像加密方法技术

技术编号:43468376 阅读:19 留言:0更新日期:2024-11-27 13:05
本发明专利技术公开一种基于可重构忆阻器的加密电路及图像加密方法,属于集成电路设计领域;加密电路包括可重构单元和真随机数生成电路;可重构单元包括第一可重构忆阻器、第二可重构忆阻器和N型晶体管,第一可重构忆阻器、第二可重构忆阻器反向并联后再与N型晶体管串联;可以实现异或逻辑操作;真随机数生成电路采用可重构单元作为随机源,包括相互串联的比较器和1比特计数器;本发明专利技术简化了加密电路的设计、减小了占用空间、提高了系统的利用率。

【技术实现步骤摘要】

本专利技术属于集成电路设计领域,具体涉及一种基于可重构忆阻器的加密电路及图像加密方法。


技术介绍

1、硬件加密,即通过专门的硬件模块对数据进行加密,是一种更为安全的信息保护手段。与软件加密相比,硬件加密具有显著的优势。首先,硬件加密能够有效抵抗物理和逻辑攻击,如篡改、逆向工程和侧信道攻击等,从而确保加密过程的安全性。其次,硬件加密利用专门的硬件资源,可以实现更快速的加密处理,提高加密和解密的效率。此外,硬件加密还能解决软件加密所固有的安全隐患和效率问题,为关键加密问题提供更为可靠的解决方案。因此,在保护重要数据和确保信息安全方面,硬件加密发挥着至关重要的作用。

2、忆阻器以其低功耗、高耐用性、快速的开关性能和简单的结构,以及与cmos工艺的兼容性,成为了替代传统cmos技术以实现硬件加密电路的首选方案。这显著提升了硬件加密电路的能源效率和稳健性,并扩大了其在各种应用场景下的适用范围,特别是对于那些需要高安全性和高性能的移动设备与物联网设备而言。此外,忆阻器所带来的这些优势为电路设计注入了更大的灵活性和可扩展性,确保硬件加密解决方案能够更加灵活地本文档来自技高网...

【技术保护点】

1.一种基于可重构忆阻器的加密电路,其特征在于,包括可重构单元和真随机数生成电路;所述可重构单元,包括第一可重构忆阻器、第二可重构忆阻器和N型晶体管,第一可重构忆阻器、第二忆阻器可重构反向并联后再与N型晶体管串联;第一可重构忆阻器的负端与N型晶体管的漏极相连,第一可重构忆阻器的正端与输入电压相连,第二可重构忆阻器的正端与N型晶体管的漏极相连,第二可重构忆阻器的负端与输入电压相连,N型晶体管的栅极连接控制电压;

2.根据权利要求1所述的一种基于可重构忆阻器的加密电路,其特征在于,当可重构忆阻器处于易失性存储状态时,将可重构单元中第一可重构忆阻器的正端、第二可重构忆阻器的负端作为...

【技术特征摘要】

1.一种基于可重构忆阻器的加密电路,其特征在于,包括可重构单元和真随机数生成电路;所述可重构单元,包括第一可重构忆阻器、第二可重构忆阻器和n型晶体管,第一可重构忆阻器、第二忆阻器可重构反向并联后再与n型晶体管串联;第一可重构忆阻器的负端与n型晶体管的漏极相连,第一可重构忆阻器的正端与输入电压相连,第二可重构忆阻器的正端与n型晶体管的漏极相连,第二可重构忆阻器的负端与输入电压相连,n型晶体管的栅极连接控制电压;

2.根据权利要求1所述的一种基于可重构忆阻器的加密电路,其特征在于,当可重构忆阻器处于易失性存储状态时,将可重构单元中第一可重构忆阻器的正端、第二可重构忆阻器的负端作为输入端,n型晶体管的源极作为输出端;

3.一种图像加密方法,使用权利要求1-2任一项所述的一种基于可重构单元的可重构加密电路...

【专利技术属性】
技术研发人员:朱云来赵勇杰邹建勋王思琦黄琛胡祥伟吴俊章少杰丰金帅王健邓宇轩吴祖恒徐祖雨代月花
申请(专利权)人:安徽大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1