分频时钟控制制造技术

技术编号:42859904 阅读:29 留言:0更新日期:2024-09-27 17:24
本申请涉及分频时钟控制。可接收与全局时钟信号的偶数索引脉冲的转变沿相关联的偶数时钟信号及与全局时钟信号的奇数索引脉冲的转变沿相关联的奇数时钟信号。可接收是否在偶数索引脉冲的转变沿上接收命令的指示。基于所述指示,可确定是否启用所述偶数时钟信号到与偶数索引脉冲相关联的第一延迟逻辑或与奇数索引脉冲相关联的第二延迟逻辑的传播。基于所述确定,可确定是使用所述第一延迟逻辑及所述偶数时钟信号还是所述第二延迟逻辑及所述奇数时钟信号延迟所述命令的传播。

【技术实现步骤摘要】

下文涉及用于存储器的一或多个系统,包含分频时钟控制


技术介绍

1、存储器装置被广泛地用来存储例如计算机、用户装置、无线通信装置、相机、数字显示器等等的装置中的信息。通过将存储器装置内的存储器单元编程为各种状态来存储信息。例如,二进制存储器单元可被编程为通常由逻辑1或逻辑0表示的两种受支持状态中的一者。在一些实例中,单个存储器单元可支持多于两种状态,可存储所述状态中的任一者。为了存取经存储信息,存储器装置可从存储器单元读取(例如,感测、检测、检索、确定)状态。为了存储信息,存储器装置可将状态写入(例如,编程、设置、指派)到存储器单元。

2、存在各种类型的存储器装置,包含磁性硬盘、随机存取存储器(ram)、只读存储器(rom)、动态ram(dram)、同步动态ram(sdram)、静态ram(sram)、铁电ram(feram)、磁性ram(mram)、电阻式ram(rram)、快闪存储器、相变存储器(pcm)、自选择存储器、硫属化物存储器技术、或非(nor)及与非(nand)存储器装置等等。存储器单元可按照易失性配置或非易失性配置进行描述。即使本文档来自技高网...

【技术保护点】

1.一种方法,其包括:

2.根据权利要求1所述的方法,其进一步包括:

3.根据权利要求1所述的方法,其中至少部分地基于指示在所述全局时钟信号的所述偶数索引脉冲的所述上升及下降沿中的所述一者上接收所述命令的所述指示来启用所述偶数时钟信号到所述第一延迟逻辑的所述传播,且其中所述第二延迟逻辑在所述命令通过所述第一延迟逻辑的所述传播期间保持停用。

4.根据权利要求1所述的方法,其进一步包括:

5.根据权利要求4所述的方法,其进一步包括:

6.根据权利要求5所述的方法,其进一步包括:

7.根据权利要求1所述的方法,其进一步包括...

【技术特征摘要】

1.一种方法,其包括:

2.根据权利要求1所述的方法,其进一步包括:

3.根据权利要求1所述的方法,其中至少部分地基于指示在所述全局时钟信号的所述偶数索引脉冲的所述上升及下降沿中的所述一者上接收所述命令的所述指示来启用所述偶数时钟信号到所述第一延迟逻辑的所述传播,且其中所述第二延迟逻辑在所述命令通过所述第一延迟逻辑的所述传播期间保持停用。

4.根据权利要求1所述的方法,其进一步包括:

5.根据权利要求4所述的方法,其进一步包括:

6.根据权利要求5所述的方法,其进一步包括:

7.根据权利要求1所述的方法,其进一步包括:

8.根据权利要求1所述的方法,其中所述指示指示在所述全局时钟信号的所述偶数索引脉冲的所述上升及下降沿中的所述一者上接收所述命令,所述方法进一步包括:

9.根据权利要求8...

【专利技术属性】
技术研发人员:郭钟太
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1