驱动电路制造技术

技术编号:4259559 阅读:281 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种驱动电路,该驱动电路包含有:多个信号输出端点、一数据信号产生模块、一灰阶参考电压产生模块、一数字模拟转换器、一第一多工输出模块、一输出缓冲器、一第二多工输出模块以及一开关模块。本发明专利技术的驱动电路能够降低所需要的输出缓冲器的数量,以有效地缩小驱动电路的面积并且进而降低生产成本。

【技术实现步骤摘要】

本专利技术涉及一种驱动电路,尤其涉及一种应用于一液晶显示面板中的一源极驱动 电路(source driver),该源极驱动电路能够降低所需要的输出缓冲器(output buffer)的 数量,以有效地縮小驱动电路的面积并且进而降低生产成本。
技术介绍
请参考图1,图1所绘示的为已知技术中应用于一液晶显示面板中之一源极驱动 电路(source driver) 100的简化方块示意图。如图1所示,源极驱动电路100包含有多 个信号输出端点SI Sn、一数据信号产生模块110、一灰阶参考电压产生模块120、一数字 模拟转换器(digital-to-analogconverter, DAC) 130以及一输出缓冲器与开关模块140。 数据信号产生模块110用来产生多个数字数据信号D1 Dn,并且灰阶参考电压产生模块 120用来产生多个灰阶参考电压,而数字模拟转换器130耦接于数据信号产生模块110与 灰阶参考电压产生模块120,并且用来依据该多个灰阶参考电压以分别产生对应于多个数 字数据信号Dl Dn的多个电压信号Al An,以及数字模拟转换器130包含有多个模拟 输出端点(未显示),分别用来输出多个电压信号Al An。其中,数据信号产生模块110 还包含有一移位寄存器(shift register)、一线锁存器(line latch)以及一电平移位器 (levelshifter),由于数据信号产生模块110为本领域技术人员所熟知,因此为了简洁起 见,在此不多加赘述数据信号产生模块110的操作细节。 请参考图2,图2所绘示的为图1中的输出缓冲器与开关模块140的简化电路示意 图。如图2所示,输出缓冲器与开关模块140包含有多个开关元件SWgl SWgn、多个开关 元件SWpl SWpn以及多个输出缓冲器B1 Bn,其中,多个开关元件SWgl SWgn以及多 个开关元件SWpl SWpn分别耦接于数字模拟转换器130的多个电压信号Al An以及多 个信号输出端点Sl Sn之间,而多个输出缓冲器Bl Bn分别耦接于数字模拟转换器130 的多个电压信号A1 An以及多个开关元件SWpl SWpn之间,此外,多个开关元件SWgl SWgn分别由开关控制信号GM—EN所控制,以及多个开关元件SWpl SWpn分别由开关控制 信号PB—EN所控制。 接着,请参考图3,图3所绘示的为在2个时段T1、T2之中开关控制信号PB_EN与 开关控制信号GM_EN的时序图以及多个信号输出端点SI Sn的电压电平变化示意图,由 于多个开关元件SWgl SWgn以及多个开关元件SWpl SWpn均为N型场效晶体管(例如 NMOS场效晶体管),因此,如图3所示,在时段Tl中,开关控制信号PB_EN为高逻辑电平来将 多个开关元件SWpl SWpn导通,而开关控制信号GM_EN为低逻辑电平来将多个开关元件 SWgl SWgn不导通,如此一来使得电压信号Al An可以分别通过多个输出缓冲器Bl Bn来将多个信号输出端点SI Sn的电压电平分别从VGSxl VGSxn拉高到接近VGSyl VGSyn ;接着,在时段T2中,开关控制信号PB—EN转为低逻辑电平来将开关元件SWpl SWpn 不导通,并且开关控制信号PB_EN2以及GM_EN1转为高逻辑电平来将多个开关元件SWgl SWgn导通,如此一来使得多个信号输出端点SI Sn的电压电平可以直接由电压信号Al An(亦即灰阶参考电压)分别校准为VGSyl VGSyn。 然而,在此已知技术中由于多个信号输出端点SI Sn中的每一个信号输出端点 都需要一个输出缓冲器,会造成所需要的输出缓冲器的数量太多,并且使得源极驱动电路 100的面积过大而让生产成本无法降低。
技术实现思路
有鉴于此,本专利技术的目的之一在于提供一种能够降低所需要的输出缓冲器 (output buffer)的数量,以有效地縮小驱动电路的面积并且进而降低生产成本的驱动电 路,以解决上述的问题。 依据本专利技术的要求保护的范围,其公开一种驱动电路,该驱动电路包含有多个信号输出端点、一数据信号产生模块、一灰阶参考电压产生模块、一数字模拟转换 器(digital_to_analog converter, DAC)、一第一多工输出模块(multiplex output module)、一输出缓冲器、一第二多工输出模块以及一开关模块。该数据信号产生模块用来 产生多个数字数据信号;该灰阶参考电压产生模块用来产生多个灰阶参考电压;该数字模 拟转换器耦接于该数据信号产生模块与该灰阶参考电压产生模块,并且用来依据该多个灰 阶参考电压以分别产生对应于该多个数字数据信号的多个电压信号;该第一多工输出模块 系具有一第一输出端点与多个第一输入端点,并且该多个第一输入端点分别接收该多个电 压信号,其中该第一多工输出模块在一第一时段中选取该多个电压信号中一第一特定电压 信号并通过该第一输出端点输出该第一特定电压信号;该输出缓冲器耦接于该第一输出端 点,并且用来在该第一时段中依据该第一特定电压信号产生一第一特定驱动信号;该第二 多工输出模块具有多个第二输出端点与一第二输入端点,其中该多个第二输出端点分别耦 接至该多个信号输出端点,该第二输入端点接收该第一特定驱动信号,并且该第二多工输 出模块在该第一时段中将该第一特定驱动信号自该多个第二输出端点中一第一特定输出 端点输出至一第一特定信号输出端点;以及该开关模块耦接于该数字模拟转换器与该多个 信号输出端点之间,并且用来在不同于该第一时段的一第二时段中将该第一特定电压信号 输出至该第一特定信号输出端点。附图说明 图1所绘示的为已知技术中应用于一液晶显示面板中的一源极驱动电路(source driver)的简化方块示意图。 图2所绘示的为图1中的输出缓冲器与开关模块的简化电路示意图。 图3所绘示的为在2个时段T1、T2之中开关控制信号PB_EN与开关控制信号GM_EN的时序图以及多个信号输出端点SI Sn的电压电平变化示意图。 图4所绘示的为依据本专利技术的一实施例的应用于一液晶显示面板中的一源极驱 动电路的简化方块示意图。 图5所绘示的为图4中的第一多工输出模块的简化电路示意图。 图6所绘示的为图4中的第二多工输出模块的简化电路示意图。 图7所绘示的为图4中的开关模块的简化电路示意图。 图8所绘示的为在4个时段Tl T4之中3个开关控制信号PB_EN1 PB_EN3与53个开关控制信号GM_EN1 GM_EN3的时序图以及3个信号输出端点SI S3的电压电平变化示意图。 图9所绘示的为在时段T1中源极驱动电路的简化方块示意图。 图10所绘示的为在时段T2中源极驱动电路的简化方块示意图。 图11所绘示的为在时段T3中源极驱动电路的简化方块示意图。 图12所绘示的为在时段T4中源极驱动电路的简化方块示意图。主要元件符号说明IOO:源极驱动电路 110:数据信号产生模块 120 :灰阶参考电压产生模块 130 :数字模拟转换器 140 :输出缓冲器与开关模块 SI Sn :信号输出端点 Dl Dn :数字数据信号 Al An :电压信号 GM_EN、 PB_EN :开关控制信号 SWpl SWpn、 SWgl S本文档来自技高网
...

【技术保护点】
一种驱动电路,包含有:多个信号输出端点;一数据信号产生模块,用来产生多个数字数据信号;一灰阶参考电压产生模块,用来产生多个灰阶参考电压;一数字模拟转换器,耦接于该数据信号产生模块与该灰阶参考电压产生模块,用来依据该多个灰阶参考电压以分别产生对应于该多个数字数据信号的多个电压信号;一第一多工输出模块,具有一第一输出端点与多个第一输入端点,该多个第一输入端点分别接收该多个电压信号,该第一多工输出模块在一第一时段中选取该多个电压信号中一第一特定电压信号并通过该第一输出端点输出该第一特定电压信号;一输出缓冲器,耦接于该第一输出端点,用来在该第一时段中依据该第一特定电压信号产生一第一特定驱动信号;一第二多工输出模块,具有多个第二输出端点与一第二输入端点,该多个第二输出端点分别耦接至该多个信号输出端点,该第二输入端点接收该第一特定驱动信号,并且该第二多工输出模块在该第一时段中将该第一特定驱动信号自该多个第二输出端点中一第一特定输出端点输出至一第一特定信号输出端点;以及一开关模块,耦接于该数字模拟转换器与该多个信号输出端点之间,用来在不同于该第一时段的一第二时段中将该第一特定电压信号输出至该第一特定信号输出端点。...

【技术特征摘要】

【专利技术属性】
技术研发人员:吴柏樟吴文琦
申请(专利权)人:奕力科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1