一种HV电路检查方法技术

技术编号:42465497 阅读:40 留言:0更新日期:2024-08-21 12:52
本发明专利技术公开了一种HV电路检查方法,属于芯片检测技术领域,具体包括:判别相邻层是属于conductor层还是plane,当两层为conductor层时,给出线或shape重叠的交叉点中心坐标或中间节点坐标,点击结果文件中的坐标会自动定位到坐标指示的位置;当相邻层是conductor层和plane层时,执行程序前需要割地的HV信号线进行高亮,执行完程序后会自动在指定的plane层的Route Keepout层根据信号线的宽度增加一段割地的shape;设计者根据自动生成的割地shape选择使用或者调整之后进行使用;本发明专利技术方便了设计者对HV电路进行检查。

【技术实现步骤摘要】

本专利技术涉及芯片检测,具体涉及一种hv电路检查方法。


技术介绍

1、在面对hv(high voltage大电压)电路设计的时候,由于不同hv net之间的电压降,会有击穿的风险,所以我们在设计过程中需要避免大电压降net之间信号在相邻层之间的重叠,有时候我们也需要一定的挖地处理来避免这样的电压降。

2、传统方法是通过人工的方式手动打开两个或者多个需要检查的信号层,一一对比不同信号层之间是否有信号线或者大块铜皮的交叉,如果出现交叉的情况,需要手动进行调节。如果发现hv信号线与相邻层的gnd没有直接进行割地处理的话,也需要通过手动检查与调整的方式来处理。这样的处理方式耗时耗力,并且还有可能出现疏漏,一旦出现hv信号没有检查出来的疏漏的话,在后续板卡的使用过程中大电压有很大的可能性会造成板卡的击穿。


技术实现思路

1、本专利技术的目的在于提供一种hv电路检查方法,解决以下技术问题:

2、采用人工方式手动检查信号层交叉和割地处理。这种方法耗时耗力,容易出现疏漏,还可能导致板卡击穿。

<本文档来自技高网...

【技术保护点】

1.一种HV电路检查方法,其特征在于,包括以下步骤:

2.根据权利要求1所述的一种HV电路检查方法,其特征在于,设计人员在EDA软件中二次开发工具的constraint中预设不同层的类别是plane或者conductor,于是根据已经设置好的constraint自动判别两个层的类别是属于conductor层还是plane,所述conductor层用于连接各个via之间的信号,所述plane层用于铺设参考GND或者power。

3.根据权利要求1所述的一种HV电路检查方法,其特征在于,对板卡尺寸持续进行划分的过程为:

4.根据权利要求1所述的一种HV电路...

【技术特征摘要】

1.一种hv电路检查方法,其特征在于,包括以下步骤:

2.根据权利要求1所述的一种hv电路检查方法,其特征在于,设计人员在eda软件中二次开发工具的constraint中预设不同层的类别是plane或者conductor,于是根据已经设置好的constraint自动判别两个层的类别是属于conductor层还是plane,所述conductor层用于连接各个via之间的信号,所述plane层用于铺设参考gnd或者power。

3.根据权利要求1所述的一种hv电路检查方法,其特征在...

【专利技术属性】
技术研发人员:徐茂强朱超钱黄生韩倩
申请(专利权)人:悦芯科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1