模拟数字转换器制造技术

技术编号:4195231 阅读:208 留言:0更新日期:2012-04-11 18:40
本发明专利技术揭露一种模拟数字转换器,其中包括一输入级放大器阵列、一输入级分压器阵列、一比较器阵列以及一编码器。输入级放大器阵列负责计算且放大一输入信号与多个参考信号的差值以输出多个放大差值。输入级分压器阵列将相邻的上述放大差值两两平均以输出多个平均放大差值。比较器阵列将所述这些平均放大差值与一临界值比较以输出多个比较结果。编码器将所述这些比较结果转换为一组数字信号以标示该输入信号的值。本发明专利技术可得到效果极佳的模拟数字转换器,可以改善数字信号的品质。

【技术实现步骤摘要】

本专利技术是有关于一种模拟数字转换器(Analog to Digital Converter, ADC), 特别是有关于一种快闪式模拟数字转换器(flashADC)。
技术介绍
图1为传统快闪式存储器的一种实施方式。如图所示,放大器Ai、 A2、 A3、 A4…等组成一输入级放大器阵列102;比较器Q、 C2、 C3、 CV等组成 一比较器阵列104;闩锁(latch)L。 L2、 L3、 Ly等组成一闩锁阵列106。图中V2、 V3、 V4…等为一递增/递减参考电压产生器(voltage ladder,未显示在 图中)所提供的多个参考信号。输入级放大器阵列102负责计算并且放大输入信号Vin与参考信号Vi、V2、 V3、 V4…等的差值,以产生多个放大差值a山、ad2、 ad3、 a山…等。比较 器阵列104将所述这些放大差值a山、ad2、 ad3、 ady等与一临界值(例如0V) 比较,以得到多个比较结果cr。 cr2、 cr3、 civ等。闩锁阵列106的功能如同 编码器(encoder),将比较结果cr^、 cr2、 cr3、 cw等转换成一组数字信号D,、D2、 D3、 本文档来自技高网...

【技术保护点】
一种模拟数字转换器,其特征在于,所述模拟数字转换器包括: 一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值; 一输入级分压器阵列,将相邻的所述放大差值两两平均以输出多个平均放大差值; 一比较器 阵列,将所述这些平均放大差值与一临界值比较以输出多个比较结果;以及 一编码器,将所述这些比较结果转换为一组数字信号以标示所述输入信号的值。

【技术特征摘要】
1.一种模拟数字转换器,其特征在于,所述模拟数字转换器包括一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值;一输入级分压器阵列,将相邻的所述放大差值两两平均以输出多个平均放大差值;一比较器阵列,将所述这些平均放大差值与一临界值比较以输出多个比较结果;以及一编码器,将所述这些比较结果转换为一组数字信号以标示所述输入信号的值。2. 如权利要求1所述的模拟数字转换器,其特征在于,所述编码器更包括: 一输出级分压器阵列,将相邻的所述比较结果两两平均以输出多个平均比较结果;以及一闩锁阵列,接收所述这些平均比较结果以产生所述数字信号。3. —种模拟数字转换器,其特征在于,所述模拟数字转换器包括 一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值;一输入级分压器阵列,将相邻的所述放大差值两两平均以输出多个平均 放大差值;至少一中间级放大器阵列,放大所述这些平均放大差值;对应所述中间级放大器阵列的一中间级分压器阵列,将所述中间级放大 器阵列的相邻输出两两平均;一比较器阵列,耦接所述中间级分压器阵列,并且将所述中间级分压器 阵列...

【专利技术属性】
技术研发人员:蔡志厚王威评
申请(专利权)人:扬智科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1