当前位置: 首页 > 专利查询>复旦大学专利>正文

动态可重构总线宏结构制造技术

技术编号:4178694 阅读:235 留言:0更新日期:2012-04-11 18:40
本发明专利技术属于微电子技术领域,具体涉及一种基于纵向CLB的PGA的,应于用动态可重构硬件的总线宏结构。该总线宏的CLB单元配置有4种,分别对应信号传输的4个方向:从左往右,从右往左,从上往下,从下往上,其中水平走向的两种宏能作为同一列总线宏使用,用于将电路纵向切割;垂直走向的两种宏能作为同一行总线宏使用,用于将电路水平切割。这种总线宏结构精确地将PGA内的可重构硬件电路从物理上纵向或横向分割为固定逻辑和动态可重构逻辑,从而使动可重构逻辑在被外部电路重构时不影响固定逻辑部分。

【技术实现步骤摘要】

本专利技术属于微电子
,具体涉及一种动态可重构硬件所需的总线宏结构,尤其涉及一种用于纵向CLB结构的FPGA内的总线宏电路结构。
技术介绍
基于FPGA (Field Programmable Gate Array)的动态可重构硬件平台(DynamicallyReconfigurable Hardware Platform) 是利用FPGA的可配置特性,结合一定的电路结构,通过动态重配置FPGA芯片内部的部分功能,从而达到分时利用FPGA内部资源,动态修改FPGA功能的目的。FPGA的动态可重构硬件平台在提高FPGA芯片的利用率,提高系统的适应能力和稳定性,减少系统冗余和功耗等方面有较好的表现。 基于FPGA的动态可重构平台的实现有以下方面的考虑,分别是硬件载体——FPGA芯片;重构实现方式——控制接口 ;可重构电路系统结构——基于模块或者是基于差别,及其电路构造方法等;重构的算法及应用——反馈及控制依据。本专利技术关注基于模块的可重构硬件系统。基于模块的可重构硬件系统中,一个关键的技术是要将可重构的电路模块从物理上与不参与重构的固定逻辑模块分割,并且要使重构后的模块与固定逻本文档来自技高网...

【技术保护点】
一种基于纵向CLB的FPGA的动态可重构总线宏结构,其特征在于利用两列相邻的CLB作为总线宏将电路纵向分割为固定逻辑和动态可重构逻辑,所述总线宏的CLB单元配置有4种:信号传输方向为从左往右时使用的总线宏单元,记为A单元,信号传输方向为从右往左时使用的总线宏单元,记为B单元,信号传输方向为从上往下时使用的总线宏单元,记为C单元,信号传输方向为从下往上时使用的总线宏单元,记为D单元;水平走向的两种宏能作为同一列总线宏使用,用于将电路纵向切割;垂直走向的两种宏能作为同一行总线宏使用,用于将电路水平切割;每个总线宏单元包含输入边界SLICE和输出边界SLICE两个SLICE,从输入边界SLICE的输...

【技术特征摘要】

【专利技术属性】
技术研发人员:杨华秋来金梅
申请(专利权)人:复旦大学
类型:发明
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1