System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 显示基板及其驱动方法、显示装置制造方法及图纸_技高网

显示基板及其驱动方法、显示装置制造方法及图纸

技术编号:41307864 阅读:2 留言:0更新日期:2024-05-13 14:52
一种显示基板及其驱动方法、显示装置,其中,显示基板,包括多个电路单元,至少一个电路单元至少包括像素驱动电路和至少一条控制信号线,像素驱动电路还包括:分别与第一节点和第五节点连接的稳定晶体管;控制信号线包括:发光信号线和第六扫描信号线,稳定晶体管与第六扫描信号线连接;显示基板还包括:第一数据单元和第二数据单元,第一数据单元与第六扫描信号线连接,第二数据单元与发光信号线连接;第一数据单元向第六扫描信号线提供有效电平信号的至少部分时间段与第二数据单元向第一发光控制晶体管和第二发光控制晶体管所连接的发光信号线同时提供有效电平信号的时间段至少部分交叠。

【技术实现步骤摘要】

本文涉及但不限于显示,具体涉及一种显示基板及其驱动方法、显示装置


技术介绍

1、有机发光二极管(organic light emitting diode,简称oled)和量子点发光二极管(quantum-dot light emitting diodes,简称qled)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。随着显示技术的不断发展,以oled或qled为发光器件、由薄膜晶体管(thin film transistor,简称tft)进行信号控制的显示装置(display)已成为目前显示领域的主流产品。


技术实现思路

1、以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。

2、第一方面,本公开提供了一种显示基板,包括构成多个单元行和多个单元列的多个电路单元,至少一个电路单元至少包括像素驱动电路和至少一条控制信号线,所述控制信号线被配置为向所述像素驱动电路提供控制信号;至少一个电路单元中,所述像素驱动电路至少包括驱动晶体管、补偿晶体管、第一发光控制晶体管和第二发光控制晶体管,所述像素驱动电路中设置有第一节点和第五节点,所述驱动晶体管的控制极与第一节点电连接,所述补偿晶体管的第一极与所述第五节点电连接;所述第一发光控制晶体管和所述第二发光控制晶体管分别与所述驱动晶体管电连接;所述像素驱动电路还包括:分别与所述第一节点和所述第五节点连接的稳定晶体管;

3、所述控制信号线包括:发光信号线和第六扫描信号线,所述稳定晶体管与第六扫描信号线连接,所述第一发光控制晶体管和所述第二发光控制晶体管分别与至少一个单元行中的发光信号线连接;

4、所述显示基板还包括:第一数据单元和第二数据单元,所述第一数据单元与所述第六扫描信号线连接,所述第二数据单元与所述发光信号线连接;

5、所述第一数据单元向所述第六扫描信号线提供有效电平信号的至少部分时间段与所述第二数据单元向所述第一发光控制晶体管和所述第二发光控制晶体管所连接的发光信号线同时提供有效电平信号的时间段至少部分交叠。

6、在示例性实施方式中,所述第二数据单元向所述第一发光控制晶体管和所述第二发光控制晶体管所连接的发光信号线同时提供有效电平信号的时间段位于所述第一数据单元向所述第六扫描信号线提供有效电平信号的部分时间段所在的范围内。

7、在示例性实施方式中,所述第一发光控制晶体管与本单元行或者位于本单元行前的至少一个单元行中的所述发光信号线连接,所述第二发光控制晶体管与本单元行中的所述发光信号线连接;

8、或者,所述第一发光控制晶体管与本单元行中的所述发光信号线连接,所述第二发光控制晶体管与本单元行或者位于本单元行后的至少一个单元行中的所述发光信号线连接。

9、在示例性实施方式中,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管、第九晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

10、第一初始化晶体管的控制极与第三扫描信号线连接,第一初始化晶体管的第一极与第一初始信号线连接,第一初始化晶体管的第二极与第五节点连接;

11、补偿晶体管的控制极与第一扫描信号线连接,补偿晶体管的第二极与第三节点连接;

12、驱动晶体管的第一极与第二节点连接,驱动晶体管的第二极与第三节点连接;

13、数据写入晶体管的控制极与第二扫描信号线电连接,数据写入晶体管的第一极与数据信号线连接,数据写入晶体管的第二极与第二节点连接;

14、第一发光控制晶体管的控制极与至少一个单元行中的发光信号线连接,第一发光控制晶体管的第一极与第一电源线连接,第一发光控制晶体管的第二极与第二节点连接;

15、第二发光控制晶体管的控制极与至少一个单元行中的发光信号线连接,第二发光控制晶体管的第一极与第三节点连接,第二发光控制晶体管的第二极与第四节点连接;

16、第二初始化晶体管的控制极与第四扫描信号线连接,第二初始化晶体管的第一极与第二初始信号线连接,第二初始化晶体管的第二极与第四节点连接;

17、第三初始化晶体管的控制极与第五扫描信号线连接,第三初始化晶体管的第一极与第三初始信号线连接,第三初始化晶体管的第二极与第二节点连接;

18、第九晶体管的控制极与第二扫描信号线连接,第九晶体管的第一极与第一节点连接,第九晶体管的第二极与第五节点连接;

19、稳定晶体管的控制极与第六扫描信号线连接,稳定晶体管的第一极与第一节点连接,稳定晶体管的第二极与第五节点连接;

20、存储电容的第一端与第一节点连接,存储电容的第二端与第一电源线连接;

21、其中,第一初始化晶体管和补偿晶体管为n型晶体管,第二初始化晶体管、第三初始化晶体管、驱动晶体管、稳定晶体管、数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管和第九晶体管为p型晶体管。

22、在示例性实施方式中,所述第一数据单元向第六扫描信号线提供有效电平信号的开始时间晚于所述第二数据单元向第一发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间,且早于所述第二数据单元向二发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间。

23、在示例性实施方式中,所述第一数据单元与所述第二数据单元为同一数据单元;

24、所述第六扫描信号线与至少一个单元行中的发光信号线连接;所述第六扫描信号线与本单元行中的发光信号线连接,或者与位于第一发光控制晶体管所连接的发光信号线和第二发光控制晶体管所连接的发光信号线之间的至少一条发光信号线连接。

25、在示例性实施方式中,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

26、第一初始化晶体管的控制极与第三扫描信号线连接,第一初始化晶体管的第一极与第一初始信号线连接,第一初始化晶体管的第二极与第五节点连接;

27、补偿晶体管的控制极与第一扫描信号线连接,补偿晶体管的第二极与第三节点连接;

28、驱动晶体管的第一极与第二节点连接,驱动晶体管的第二极与第三节点连接;

29、数据写入晶体管的控制极与第二扫描信号线电连接,数据写入晶体管的第一极与数据信号线连接,数据写入晶体管的第二极与第二节点连接;

30、第一发光控制晶体管的控制极与至少一个单元行中的发光信号线连接,第一发光控制晶体管的第一极与第一电源线连接,第一发光控制晶体管的第二极与第二节点连接;

31、第二发光控制晶体管的控制极与至少一个单元行中的发光信号线连接,第二发光控制晶体管的第一极与第三节点连接,本文档来自技高网...

【技术保护点】

1.一种显示基板,其特征在于,包括构成多个单元行和多个单元列的多个电路单元,至少一个电路单元至少包括像素驱动电路和至少一条控制信号线,所述控制信号线被配置为向所述像素驱动电路提供控制信号;至少一个电路单元中,所述像素驱动电路至少包括驱动晶体管、补偿晶体管、第一发光控制晶体管和第二发光控制晶体管,所述像素驱动电路中设置有第一节点和第五节点,所述驱动晶体管的控制极与第一节点电连接,所述补偿晶体管的第一极与所述第五节点电连接;所述第一发光控制晶体管和所述第二发光控制晶体管分别与所述驱动晶体管电连接;所述像素驱动电路还包括:分别与所述第一节点和所述第五节点连接的稳定晶体管;

2.根据权利要求1所述的显示基板,其特征在于,所述第二数据单元向所述第一发光控制晶体管和所述第二发光控制晶体管所连接的发光信号线同时提供有效电平信号的时间段位于所述第一数据单元向所述第六扫描信号线提供有效电平信号的部分时间段所在的范围内。

3.根据权利要求1所述的显示基板,其特征在于,所述第一发光控制晶体管与本单元行或者位于本单元行前的至少一个单元行中的所述发光信号线连接,所述第二发光控制晶体管与本单元行中的所述发光信号线连接;

4.根据权利要求1所述的显示基板,其特征在于,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管、第九晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

5.根据权利要求4所述的显示基板,其特征在于,所述第一数据单元向第六扫描信号线提供有效电平信号的开始时间晚于所述第二数据单元向第一发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间,且早于所述第二数据单元向二发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间。

6.根据权利要求5所述的显示基板,其特征在于,所述第一数据单元与所述第二数据单元为同一数据单元;

7.根据权利要求1所述的显示基板,其特征在于,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

8.根据权利要求7所述的显示基板,其特征在于,所述第一数据单元向第六扫描信号线提供有效电平信号的时间段至少包括:第一时间段;

9.根据权利要求8所述的显示基板,其特征在于,所述显示基板还包括:第三数据单元、第四数据单元和第五数据单元,所述第三数据单元与所述第一扫描信号线连接,所述第四数据单元与所述第二扫描信号线连接,所述第五数据单元与所述第三扫描信号线连接;

10.根据权利要求9所述的显示基板,其特征在于,所述第二时间段位于所述第五数据单元向第三扫描信号线提供有效电平信号的时间段之内,所述第三时间段位于所述第三数据单元向第一扫描信号线提供有效电平信号的时间段之内,所述第四数据单元向第二扫描信号线提供有效电平信号的时间段位于所述第三时间段之内;

11.根据权利要求1所述的显示基板,其特征在于,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

12.根据权利要求11所述的显示基板,其特征在于,所述第一数据单元向第六扫描信号线提供有效电平信号的时间段至少包括:第四时间段;

13.根据权利要求11所述的显示基板,其特征在于,所述显示基板还包括:第三数据单元、第四数据单元和第五数据单元,所述第三数据单元与第一扫描信号线连接,所述第四数据单元与第二扫描信号线连接,所述第五数据单元与第三扫描信号线连接;

14.根据权利要求13所述的显示基板,其特征在于,所述第五数据单元向第三扫描信号线提供有效电平信号的时间段位于所述第五时间段内,所述第五时间段和所述第六时间段分别位于所述第三数据单元向第一扫描信号线提供有效电平信号的时间段之内,所述第四数据单元向第二扫描信号线提供有效电平信号的时间段位于所述第六时间段之内。

15.根据权利要求4、7和11任一项所述的显示基板,其特征在于,所述显示基板还包括:第三数据单元、第四数据单元、第五数据单元和第六数据单元,其中,所述第三数据单元与第一扫描信号线连接,所述第四数据单元与第二扫描信号线连接,所述第五数据单元与第三扫描信号线连接、所述第六数据单元与第四扫描信号线和第五扫描信号线连接;

16.根据权利要求...

【技术特征摘要】

1.一种显示基板,其特征在于,包括构成多个单元行和多个单元列的多个电路单元,至少一个电路单元至少包括像素驱动电路和至少一条控制信号线,所述控制信号线被配置为向所述像素驱动电路提供控制信号;至少一个电路单元中,所述像素驱动电路至少包括驱动晶体管、补偿晶体管、第一发光控制晶体管和第二发光控制晶体管,所述像素驱动电路中设置有第一节点和第五节点,所述驱动晶体管的控制极与第一节点电连接,所述补偿晶体管的第一极与所述第五节点电连接;所述第一发光控制晶体管和所述第二发光控制晶体管分别与所述驱动晶体管电连接;所述像素驱动电路还包括:分别与所述第一节点和所述第五节点连接的稳定晶体管;

2.根据权利要求1所述的显示基板,其特征在于,所述第二数据单元向所述第一发光控制晶体管和所述第二发光控制晶体管所连接的发光信号线同时提供有效电平信号的时间段位于所述第一数据单元向所述第六扫描信号线提供有效电平信号的部分时间段所在的范围内。

3.根据权利要求1所述的显示基板,其特征在于,所述第一发光控制晶体管与本单元行或者位于本单元行前的至少一个单元行中的所述发光信号线连接,所述第二发光控制晶体管与本单元行中的所述发光信号线连接;

4.根据权利要求1所述的显示基板,其特征在于,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管、第九晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

5.根据权利要求4所述的显示基板,其特征在于,所述第一数据单元向第六扫描信号线提供有效电平信号的开始时间晚于所述第二数据单元向第一发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间,且早于所述第二数据单元向二发光控制晶体管所连接的发光信号线提供有效电平信号的开始时间。

6.根据权利要求5所述的显示基板,其特征在于,所述第一数据单元与所述第二数据单元为同一数据单元;

7.根据权利要求1所述的显示基板,其特征在于,所述像素驱动电路还包括:第一初始化晶体管、第二初始化晶体管、第三初始化晶体管、数据写入晶体管和存储电容;所述控制信号线还包括:第一扫描信号线、第二扫描信号线、第三扫描信号线、第四扫描信号线和第五扫描信号线;

8.根据权利要求7所述的显示基板,其特征在于,所述第一数据单元向第六扫描信号线提供有效电平信号的时间段至少包括:第一时间段;

9.根据权利要求8所述的显示基板,其特征在于,所述显示基板还包括:第三数据单元、第四数据单元和第五数据单元,所述第三数据单元与所述第一扫描信号线连接,所述第四数据单元与所述第二扫描信号线连接,所述第五数据单元与所述第三扫描信号线连接;

10.根据权利要...

【专利技术属性】
技术研发人员:张竞文青海刚王欣欣曹丹宋江
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1