电流驱动电路制造技术

技术编号:4129028 阅读:169 留言:0更新日期:2012-04-11 18:40
一种电流驱动电路,即使在各像素中存在负载波动,也能够对各像素的负载迅速地写入所希望的驱动电流值。恒定电流源电路(20)向负载(10)提供驱动电流Idata,输出电压差放大电路(30)检测出预定期间内负载驱动端上产生的电压变化量,在和预定期间不同的期间,将与该电压变化量对应的电流或电压提供到负载(10)。输出电压差放大电路(30)在时间上重复如下动作:检测电压变化量;向负载(10)供给电流或电压。

【技术实现步骤摘要】

本专利技术涉及到一种电流驱动电路,尤其涉及到用于电流驱动显示 元件中的像素晶体管等负载的电路。
技术介绍
有机EL (electro-luminescence:电致发光)面板通过使配置在各 像素上的有机EL元件发光而在面板上显示画面。作为像素的显示方法 包括(1)电压驱动,向各像素的晶体管施加电压,各像素的晶体管 进行电压-电流转换,该电流流入到各像素的有机EL元件并发光;(2) 电流驱动,向各像素的晶体管施加电流,与该施加电流成比例的电流 值流入到各像素的有机EL元件并发光。电压驱动时,因各像素的晶体 管的制造偏差,各像素的晶体管进行电压-电流转换时,流入到有机EL 元件的电流产生波动。因此,在精度上电流驱动比电压驱动高。但电 流驱动的情况下,当驱动电流时,除了向各像素的晶体管流入所需的 电流值外,也必须向到各像素为止的面板负载提供电流,因此电流值 越小,驱动所需的时间越长。因此,在专利文献1中公开了用于提高驱动性能的技术。图13是 专利文献l所述的电流驱动电路的框图。在图13中,电流驱动电路具 有驱动电容性负载101的电流源102;与电流源102不同的、作为驱 动电容性负载101的起动电路的过驱动电路103。并且,过驱动电路 103由检测出负载驱动端子100的电压的带隙(band gap)型电压检测 电路104的输出控制。作为负载驱动端子100的检测电压,例如将2.6V 作为域值时,负载端子电压是小于2.6V的电压时,从电流源102和过 驱动电路103两者提供电流,为2.6V以上的电压时,断开来自过驱动 电路103的电流,仅从电流源102提供电流。这样一来,可不改变驱动电流的电流值(电流源102的电流值)而仅通过电流源102的驱动来提高起动的响应性。此外,作为相关技术,专利文献2记载了存在电源电压及动作温 度的变化时仍可稳定地动作的电流限制电路。专利文献1:日本特开2000-278107号公报 专利文献2:日本特开平02-128205号公报以下分析用于本专利技术。在专利文献1的电流驱动电路中,设有用于检测基准电压的带隙 型电压检测电路。根据该检测电路,当所需的电流值流入到面板负载 一侧时,可高精度地检测出作为基准的电压值。而与有机EL元件等相当的负载的等效电路如图14 (A) 、 (B) 所示。在图14 (A)中,负载包括由和面板布线负载对应的电容c 及电阻r构成的分布常数线路;与面板布线负载串联的像素负载所对应 的Nch晶体管MTr。并且,在图14 (B)中,负载包括由和面板布 线负载对应的电容c及电阻r构成的分布常数线路;与面板布线负载串 联的像素负载所对应的Pch晶体管MTra。在此,公知电容c和电阻r、 晶体管MTr、 MTra的域值电压因制造不均而存在偏差。因此,即使像现有技术那样设置基准电压而进行过驱动时,因显 示面板的各像素的负载偏差,流入到负载的电流值也波动。因此,对 全部负载无法迅速写入所希望的驱动电流值。
技术实现思路
本专利技术的一个观点(侧面)涉及的电流驱动电路,具有第1恒 定电流源电路,向负载提供第1驱动电流;和输出电压差放大电路,检测出预定期间内负载驱动端上产生的电压变化量,在和上述预定期 间不同的期间,将与该电压变化量对应的电流或电压提供到上述负载。根据本专利技术,通过和输出端子电压的变动对应的、作为辅助的电 流或电压进行负载的驱动,因此即使显示面板的各像素中的负荷存在 偏差,也能够对各像素的负载迅速写入所希望的驱动电流值。附图说明图1是表示本专利技术的实施方式涉及的电流驱动电路的构成的框图。图2是本专利技术的第1实施例涉及的电流驱动电路的电路图。 图3是本专利技术的第1实施例涉及的电流驱动电路的时序图。图4是本专利技术的第2实施例涉及的电流驱动电路的电路图。 图5是本专利技术的第3实施例涉及的电流驱动电路的电路图。 图6是本专利技术的第4实施例涉及的电流驱动电路的电路图。 图7是本专利技术的第4实施例涉及的电流驱动电路的时序图。 图8是本专利技术的第5实施例涉及的电流驱动电路的时序图。 图9是本专利技术的第6实施例涉及的电流驱动电路的电路图。 图10是本专利技术的第6实施例涉及的电流驱动电路的时序图。 图li是表示本专利技术的第6实施例涉及的电流驱动电路的输出电压 的推移的图。图12是本专利技术的第6实施例涉及的其他电流驱动电路的电路图。 图13是专利文献1所述的电流驱动电路的框图。 图14是相当于有机EL元件的负载的等效电路。具体实施例方式图1是表示本专利技术的实施方式涉及的电流驱动电路的构成的框 图。在图1中,电流驱动电路具有恒定电流源电路20,向负载10提 供驱动电流Idata;输出电压差放大电路30,检测出预定期间内负载驱 动端上产生的电压变化量,在和预定期间不同的期间,将与该电压变化量对应的电流或电压提供到负载10。其中,输出电压差放大电路也可具有电容电路,存储检测出的 电压变化量;和放大电路,将根据存储的电压变化量生成的电流或电 压提供到负载。并且,输出电压差放大电路也可以在时间上交替重复进行如下动 作检测电压变化量;向负载供给电流或电压。进一步,输出电压差放大电路也可具有第1电容电路,在第1 期间,存储电压变化量;第1放大级,放大第1电容电路中存储的电 压变化量;第2电容电路,在接着第l期间的第2期间,存储通过第l 放大级放大的电压变化量;以及第2放大级,在接着第2期间的第3 期间,将第2电容电路中存储的被放大的电压变化量转换为电流并提 供到负载。并且也可以是如下构成,输出电压差放大电路包括第1M0S晶 体管及第2MOS晶体管;第1电容元件、第2电容元件及第3电容元 件;第1电流源电路及第2电流源电路;第1开关电路、第2开关电 路及第3开关电路,第1M0S晶体管的源极连接到电源,栅极连接到 第1电容元件的一端、另一端与电源连接的第2电容元件的一端及第1 开关电路的一端,漏极连接到第1电流源电路的一端、第1开关电路 的另一端、第2开关电路的一端,第2MOS晶体管的源极连接到电源, 栅极连接到另一端与电源连接的第3电容元件的一端及第2开关电路 的另一端,漏极连接到第2电流源电路的一端及第3开关电路的一端, 第3开关电路的另一端连接到输出电压差放大电路的负载驱动端即输 出端子及第1电容元件的另一端,在第1期间,仅第1开关电路及第2 开关电路接通,在接着第1期间的第2期间,仅第2幵关电路接通, 在接着第2期间的第3期间,仅第3开关电路接通,被控制为电流经 由输出端子提供到负载,第l恒定电流源电路将一端连接到输出端子。进一步,也可以是,输出电压差放大电路进行控制,以在第3期 间后继续为第1期间。并且,也可以是如下构成,在第1期间,电容电路比较之前的期 间和当前期间的负载驱动端的电位,根据比较结果,将当前期间的负 载驱动端的电位存储到第5电容元件及第6电容元件中的任意一个,在接着第1期间的第2期间,放大电路对第5电容元件及第6电容元件中存储的电位的平均值进行缓冲并提供到负载。进一步,还可以是如下构成,输出电压差放大电路包括第1缓冲电路及第2缓冲电路;第4电容元件、第5电容元件及第6电容元 件;第4开关电路、第5开关电路、第6开关电路及第7开关电路, 第1缓冲电路将第5电容元件及第6电容元件的一端的电压的平均值 经由第7本文档来自技高网
...

【技术保护点】
一种电流驱动电路,其特征在于,具有: 第1恒定电流源电路,向负载提供第1驱动电流;和 输出电压差放大电路,检测出预定期间内负载驱动端上产生的电压变化量,在和上述预定期间不同的期间,将与该电压变化量对应的电流或电压提供到上述负载。

【技术特征摘要】
JP 2008-7-18 2008-1870831.一种电流驱动电路,其特征在于,具有第1恒定电流源电路,向负载提供第1驱动电流;和输出电压差放大电路,检测出预定期间内负载驱动端上产生的电压变化量,在和上述预定期间不同的期间,将与该电压变化量对应的电流或电压提供到上述负载。2. 根据权利要求l所述的电流驱动电路,其特征在于,上述输出电压差放大电路具有电容电路,存储检测出的上述电压变化量;和放大电路,将根据存储的上述电压变化量生成的电流或电压提供到上述负载。3. 根据权利要求1或2所述的电流驱动电路,其特征在于,上述输出电压差放大电路在时间上交替重复进行如下动作检测上述电压变化量;向上述负载供给上述电流或电压。4. 根据权利要求1或3所述的电流驱动电路,其特征在于,上述输出电压差放大电路具有第1电容电路,在第1期间存储上述电压变化量;第l放大级,放大上述第1电容电路中存储的上述电压变化量;第2电容电路,在接着上述第1期间的第2期间存储通过上述第1放大级放大的上述电压变化量;以及第2放大级,在接着上述第2期间的第3期间将上述第2电容电路中存储的被放大的上述电压变化量转换为电流并提供到上述负载。5. 根据权利要求1或3所述的电流驱动电路,其特征在于,上述输出电压差放大电路包括第1 MOS晶体管及第2MOS晶体管;第1电容元件、第2电容元件及第3电容元件;第1电流源电路及第2电流源电路;第1开关电路、第2开关电路及第3开关电路,上述第1M0S晶体管的源极连接到电源,栅极连接到上述第1电容元件的一端、另一端与上述电源连接的上述第2电容元件的一端及上述第1开关电路的一端,漏极连接到上述第1电流源电路的一端、上述第1开关电路的另一端、上述第2开关电路的一端,上述第2MOS晶体管的源极连接到上述电源,栅极连接到另一端与上述电源连接的上述第3电容元件的一端及上述第2开关电路的另一端,漏极连接到上述第2电流源电路的一端及上述第3开关电路的一端,上述第3开关电路的另一端连接到上述输出电压差放大电路的负载驱动端即输出端子及上述第1电容元件的另一端,在第1期间,仅上述第1开关电路及第2开关电路接通,在接着上述第l期间的第2期间,仅...

【专利技术属性】
技术研发人员:佐伯穣
申请(专利权)人:恩益禧电子股份有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利