基于zynq的雷达信号处理系统技术方案

技术编号:41283870 阅读:2 留言:0更新日期:2024-05-11 09:33
本技术公开了一种基于zynq的雷达信号处理系统,包括:ADC采样处理单元,用于雷达信号的接收和处理;时钟单元,用于产生系统时钟和输入时钟;zynq处理单元,与ADC采样处理单元和时钟单元相连,zynq处理单元基于输入时钟产生ADC采样处理单元的采样时钟;DDS信号处理单元,与zynq处理单元相连,用于输出中频信号。根据本技术的基于zynq的雷达信号处理系统,采用ADC+zynq+DDS的方案来代替传统的ADC+FPGA+DSP处理器架构,从而能够解决高数据采集、高数据处理、高数据传输与小型化之间矛盾,实现了雷达信号处理系统的小型化、低功耗设计。

【技术实现步骤摘要】

本技术是关于雷达应用,特别是关于一种基于zynq的雷达信号处理系统


技术介绍

1、传统的雷达信号处理系统采用adc+fpga+dsp架构,通过fpga实现高数据吞吐能力,dsp实现数据处理算法。fpga和dsp是独立工作,需要单独设计外围电路,若fpga和dsp在单板上设计,则整个系统的电源设计、电路板等都会比较复杂。若fpga和dsp分开设计也会占用大量空间。另外fpga和dsp之间还存在数据传输接口开销,速率越高还会存在通信接口的时钟同步问题。以上原因会导致雷达信号处理系统设计较为复杂,难以满足小型化、低功耗应用。

2、公开于该
技术介绍
部分的信息仅仅旨在增加对本技术的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。


技术实现思路

1、本技术的目的在于提供一种基于zynq的雷达信号处理系统,其结构简单,满足小型化、低功耗应用。

2、为实现上述目的,本技术的实施例提供了一种基于zynq的雷达信号处理系统,包括:adc采样处理单元、时钟单元、zynq处理单元以及dds信号处理单元。

3、adc采样处理单元用于雷达信号的接收和处理;时钟单元用于产生系统时钟和输入时钟;zynq处理单元与adc采样处理单元和时钟单元相连,所述zynq处理单元基于输入时钟产生adc采样处理单元的采样时钟;dds信号处理单元与zynq处理单元相连,用于输出中频信号。

4、在本技术的一个或多个实施例中,所述adc采样处理单元包括相连的adc前端信号调理电路和中频信号采样adc,所述adc前端信号调理电路用于将雷达信号转换为供中频信号采样adc进行采样的差分模拟信号,所述中频信号采样adc与zynq处理单元相连。

5、在本技术的一个或多个实施例中,所述时钟单元包括与zynq处理单元相连的晶振,所述晶振用于产生供zynq处理单元使用的系统时钟。

6、在本技术的一个或多个实施例中,所述时钟单元包括与zynq处理单元相连的时钟缓冲器,所述时钟缓冲器用于接收外部时钟并产生输入时钟。

7、在本技术的一个或多个实施例中,所述zynq处理单元包括zynq处理器、缓存单元和存储单元,所述缓存单元和存储单元与zynq处理器相连,所述zynq处理器与adc采样处理单元、时钟单元和dds信号处理单元相连。

8、在本技术的一个或多个实施例中,所述zynq处理器包括与adc信号采样处理单元以及时钟单元相连的锁相环,所述锁相环用于基于输入时钟产生adc信号采样处理单元的采样时钟。

9、在本技术的一个或多个实施例中,所述dds信号处理单元包括dds信号输出模块和dds信号处理电路,所述dds信号输出模块与zynq处理单元相连,所述dds信号输出模块基于zynq处理单元输出的信号输出dds信号,所述dds信号处理电路用于对dds信号进行处理以输出中频信号。

10、在本技术的一个或多个实施例中,所述雷达信号处理系统还包括与zynq处理单元连接的接口模块。

11、在本技术的一个或多个实施例中,所述接口模块包括控制舱接口模块、射频组件接口模块、波控接口模块和调试接口模块。

12、在本技术的一个或多个实施例中,所述zynq处理器包括arm处理器和现场可编程门阵列模块。

13、与现有技术相比,根据本技术实施例的基于zynq的雷达信号处理系统,采用adc+zynq+dds的方案来代替传统的adc+fpga+dsp处理器架构,从而能够解决高数据采集、高数据处理、高数据传输与小型化之间矛盾,实现了雷达信号处理系统的小型化、低功耗设计;本技术的adc信号采样处理单元能够支持3通道同步采样,采样时钟频率可变。

本文档来自技高网...

【技术保护点】

1.一种基于zynq的雷达信号处理系统,其特征在于,包括:

2.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述ADC采样处理单元包括相连的ADC前端信号调理电路和中频信号采样ADC,所述ADC前端信号调理电路用于将雷达信号转换为供中频信号采样ADC进行采样的差分模拟信号,所述中频信号采样ADC与zynq处理单元相连。

3.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述时钟单元包括与zynq处理单元相连的晶振,所述晶振用于产生供zynq处理单元使用的系统时钟。

4.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述时钟单元包括与zynq处理单元相连的时钟缓冲器,所述时钟缓冲器用于接收外部时钟并产生输入时钟。

5.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述zynq处理单元包括zynq处理器、缓存单元和存储单元,所述缓存单元和存储单元与zynq处理器相连,所述zynq处理器与ADC采样处理单元、时钟单元和DDS信号处理单元相连。

6.如权利要求5所述的基于zynq的雷达信号处理系统,其特征在于,所述zynq处理器包括与ADC信号采样处理单元以及时钟单元相连的锁相环,所述锁相环用于基于输入时钟产生ADC信号采样处理单元的采样时钟。

7.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述DDS信号处理单元包括DDS信号输出模块和DDS信号处理电路,所述DDS信号输出模块与zynq处理单元相连,所述DDS信号输出模块基于zynq处理单元输出的信号输出DDS信号,所述DDS信号处理电路用于对DDS信号进行处理以输出中频信号。

8.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述雷达信号处理系统还包括与zynq处理单元连接的接口模块。

9.如权利要求8所述的基于zynq的雷达信号处理系统,其特征在于,所述接口模块包括控制舱接口模块、射频组件接口模块、波控接口模块和调试接口模块。

10.如权利要求5所述的基于zynq的雷达信号处理系统,其特征在于,所述zynq处理器包括ARM处理器和现场可编程门阵列模块。

...

【技术特征摘要】

1.一种基于zynq的雷达信号处理系统,其特征在于,包括:

2.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述adc采样处理单元包括相连的adc前端信号调理电路和中频信号采样adc,所述adc前端信号调理电路用于将雷达信号转换为供中频信号采样adc进行采样的差分模拟信号,所述中频信号采样adc与zynq处理单元相连。

3.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述时钟单元包括与zynq处理单元相连的晶振,所述晶振用于产生供zynq处理单元使用的系统时钟。

4.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述时钟单元包括与zynq处理单元相连的时钟缓冲器,所述时钟缓冲器用于接收外部时钟并产生输入时钟。

5.如权利要求1所述的基于zynq的雷达信号处理系统,其特征在于,所述zynq处理单元包括zynq处理器、缓存单元和存储单元,所述缓存单元和存储单元与zynq处理器相连,所述zynq处理器与adc采样处理单元、时钟单元和dds信号处理单元相连。

...

【专利技术属性】
技术研发人员:张效奎李朝伟康泰张楷生赵春生
申请(专利权)人:上海雷骥电子科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1