一种延迟锁相环和存储器制造技术

技术编号:41188546 阅读:23 留言:0更新日期:2024-05-07 22:19
本公开实施例提供了一种延迟锁相环和存储器,该延迟锁相环包括:第一信号路径,包括第一延迟线,配置为接收参考时钟信号,并对参考时钟信号进行延迟及调整处理,输出反馈时钟信号;其中,第一延迟线的延迟参数受到粗调控制码和细调控制码的控制;时间数字转换模块,与第一信号路径连接,配置为检测参考时钟信号和反馈时钟信号之间的相位差,并将相位差转化为第一控制码;其中,第一控制码用于指示粗调控制码的初始值;控制模块,与第一信号路径连接,配置为基于参考时钟信号和反馈时钟信号之间的相位差,对粗调控制码或细调控制码进行调整,直至参考时钟信号和反馈时钟信号处于对齐状态,能够加快延迟锁相环的锁定速度。

【技术实现步骤摘要】

本公开涉及半导体存储器,尤其涉及一种延迟锁相环和存储器


技术介绍

1、在动态随机存取存储器(dynamic random access memory,dram)中,延迟锁相环需要利用延迟线对四相位时钟信号(即4个相位依次相差90度的时钟信号)进行传输,以便后续完成数据采样操作。然而,在延迟锁相环的工作过程中,需要对延迟线的工作参数进行调节和锁定,这一时间影响存储器的整体性能。


技术实现思路

1、本公开提供了一种延迟锁相环和存储器,能够减少延迟锁相环的锁定时间。

2、本公开的技术方案是这样实现的:

3、第一方面,本公开实施例提供了一种延迟锁相环,所述延迟锁相环包括:

4、第一信号路径,包括第一延迟线,配置为接收参考时钟信号,并对所述参考时钟信号进行延迟及调整处理,输出反馈时钟信号;其中,所述第一延迟线的延迟参数受到粗调控制码和细调控制码的控制;

5、时间数字转换模块,与所述第一信号路径连接,配置为检测所述参考时钟信号和所述反馈时钟信号之间的相位差,并将所述相位差本文档来自技高网...

【技术保护点】

1.一种延迟锁相环,其特征在于,所述延迟锁相环包括:

2.根据权利要求1所述的延迟锁相环,其特征在于,所述第一信号路径还包括传输延迟模拟模块;其中,

3.根据权利要求2所述的延迟锁相环,其特征在于,所述第一延迟线包括:

4.根据权利要求1所述的延迟锁相环,其特征在于,所述延迟锁相环还包括粗调参数生成模块;其中,

5.根据权利要求4所述的延迟锁相环,其特征在于,

6.根据权利要求5所述的延迟锁相环,其特征在于,所述延迟锁相环还包括细调参数生成模块;其中,

7.根据权利要求5所述的延迟锁相环,其特征在于,所述粗调参数生成...

【技术特征摘要】

1.一种延迟锁相环,其特征在于,所述延迟锁相环包括:

2.根据权利要求1所述的延迟锁相环,其特征在于,所述第一信号路径还包括传输延迟模拟模块;其中,

3.根据权利要求2所述的延迟锁相环,其特征在于,所述第一延迟线包括:

4.根据权利要求1所述的延迟锁相环,其特征在于,所述延迟锁相环还包括粗调参数生成模块;其中,

5.根据权利要求4所述的延迟锁相环,其特征在于,

6.根据权利要求5所述的延迟锁相环,其特征在于,所述延迟锁相环还包括细调参数生成模块;其中,

7.根据权利要求5所述的延迟锁相环,其特征在于,所述粗调参数生成模块包括:

8.根据权利要求6所述的延迟锁相环,其特征在于,所述控制模块包括:

9.根据权利要求1-8任一项所述的延迟锁相环,其特征在于,所述时间数字转换模块包括:

10.根据权利要求9所述的延迟锁相环,其特征在于,所述检测模块包括:

11.根据权利要求10所述的延迟锁相环,其特征在于,所述判断模块包括第一与门、第二与门、比较单元、第一触发器、第一非门;其中,

12.根据权利要求11所述的延迟锁相环,其特征在于,所述第二截取模...

【专利技术属性】
技术研发人员:郑载勲张雪艳张亚南
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1