System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 低损耗陶瓷电感器制造技术_技高网

低损耗陶瓷电感器制造技术

技术编号:40968931 阅读:2 留言:0更新日期:2024-04-18 20:50
本发明专利技术公开了一种低损耗陶瓷电感器,该低损耗陶瓷电感器包括:基体、内电极线圈以及两外电极,内电极线圈设置于基体内部,两外电极设置于基体的两端,并且,两外电电极分别连接内电极线圈的两端;基体包括第一介质层、第二介质层以及非磁性介质层,第一介质层设置于内电极线圈的顶侧,第二介质层设置于内电极线圈的底侧,第一介质层、第二介质层以及内电极线圈依序连接;非磁性介质层设置于第一介质层以及第二介质层之间,内电极线圈由非磁性介质层的一侧延伸至非磁性介质层的另一侧。本发明专利技术的低损耗非磁性介质层设置于内电极线圈的内部,以此有效提高电感器的电感值、降低电感器中的损耗。

【技术实现步骤摘要】

本专利技术涉及电感器,特别是涉及一种低损耗陶瓷电感器


技术介绍

1、随着信息技术和电子产品数字化技术的发展,电子元件不断朝着片式化、小型化、高频话、高性能和低功耗等方向发展。叠层片式电感器作为电感器片式化、小型化的产物之一,近年来发展迅速,已发展处叠层片式铁氧体电感器、叠层片式电感器、叠层片式磁珠三大类。叠层片式电感器主要由基体、内电极线圈和外电极三部分组成。

2、然而,叠层片式电感器在低功耗方向发展较为迟缓,从而使得现有的叠层片式电感器在实际工作过程中功耗较高。


技术实现思路

1、基于此,有必要针对现有的叠层片式电感器在实际工作过程中功耗较高的技术问题,提供一种低损耗陶瓷电感器。

2、一种低损耗陶瓷电感器,该低损耗陶瓷电感器包括基体、内电极线圈以及两外电极,内电极线圈设置于基体内部,两外电极设置于基体的两端,并且,两外电电极分别连接内电极线圈的两端。

3、基体包括第一介质层、第二介质层以及非磁性介质层,第一介质层设置于内电极线圈的顶侧,第二介质层设置于内电极线圈的底侧,第一介质层、第二介质层以及内电极线圈依序连接;非磁性介质层设置于第一介质层以及第二介质层之间,内电极线圈由非磁性介质层的一侧延伸至非磁性介质层的另一侧。

4、在其中一个实施例中,上述的第一介质层以及第二介质层为均为铁氧体层,非磁性介质层为介质陶瓷层。

5、在其中一个实施例中,上述的非磁性介质层收容于内电极线圈内部。

6、在其中一个实施例中,上述的非磁性介质层收容于内电极线圈内部的顶端;

7、在其中一个实施例中,上述的非磁性介质层收容于内电极线圈内部的底端;

8、在其中一个实施例中,上述的非磁性介质层收容于内电极线圈内的中部;

9、在其中一个实施例中,上述的基体包括若干非磁性介质层,若干非磁性介质层相互平行设置,并沿内电极线圈的延伸方向依序排列收容于内电极线圈内部。

10、在其中一个实施例中,上述的基体还包括第三介质层,第三介质层设置于第一介质层与第二介质层之间,第一介质层、第三介质层以及第二介质层依序连接,内电极线圈收容于第三介质层内部。

11、在其中一个实施例中,上述的内电极线圈包括若干线圈层,若干线圈层通过叠层印刷依序堆叠形成具有有效磁通面积的内电极线圈整体。

12、在其中一个实施例中,上述的第三介质层包括若干第三介质子层,若干线圈层分别与若干第三介质子层一一对应,每一线圈层印刷于对应的第三介质子层;若干第三介质子层依序堆叠,若干线圈层依序串联形成具有有效磁通面积的内电极线圈整体。

13、在其中一个实施例中,上述的非磁性介质层收容于内电极线圈的有效磁通区域内。

14、在其中一个实施例中,上述的每一外电极包括内层、中间层以及外层,两外电极的内层分别设置于基体的两端,并分别电连接内电极线圈的两端;每一中间层包覆于对应的内层背向基体端部的一侧表面;每一外层包覆于对应的中间层背向内层的一侧表面。

15、在其中一个实施例中,上述的低损耗陶瓷电感器还包括两引出件,两引出件分别设置于基体的两端,每一引出件的两端分别连接对应的基体一端的内电极线圈端部以及外电极。

16、综上所述,本专利技术的低损耗陶瓷电感器采用片式电感器的叠层结构,并通过第一介质层以及第二介质层对内电极线圈进行包裹,从而使得内电极线圈与电感器外部隔离,从而避免低损耗陶瓷电感器在实际使用过程中的开、短路问题;非磁性介质层设置于内电极线圈的内部,其中,非磁性介质能能够沿内电极线圈的延伸方向设置于内电极线圈顶底两端之间的任一位点,以此有效支撑和稳定内电极线圈的形状和位置,防止线圈位移或变形;非磁性介质层具有良好的绝缘性能以及较高的介电常数,以此有效提升内电极线圈层间的绝缘性能,防止线圈发生短路及干扰,同时提高电感器的电感值、降低电感器中的损耗。

本文档来自技高网...

【技术保护点】

1.一种低损耗陶瓷电感器,其特征在于,包括:基体、内电极线圈以及两外电极,所述内电极线圈设置于所述基体内部,两所述外电极设置于基体的两端,并且,两所述外电电极分别连接所述内电极线圈的两端;

2.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述非磁性介质层收容于所述内电极线圈内部。

3.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述基体包括若干非磁性介质层,若干所述非磁性介质层相互平行设置,并沿所述内电极线圈的延伸方向依序排列收容于所述内电极线圈内部。

4.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述基体还包括第三介质层,所述第三介质层设置于所述第一介质层与所述第二介质层之间,所述第一介质层、所述第三介质层以及所述第二介质层依序连接,所述内电极线圈收容于所述第三介质层内部。

5.根据权利要求4所述的低损耗陶瓷电感器,其特征在于,所述内电极线圈包括若干线圈层,若干所述线圈层通过叠层印刷依序堆叠形成具有有效磁通面积的所述内电极线圈整体。

6.根据权利要求5所述的低损耗陶瓷电感器,其特征在于,所述第三介质层包括若干第三介质子层,若干所述线圈层分别与若干所述第三介质子层一一对应,所述每一线圈层印刷于对应的所述第三介质子层;若干所述第三介质子层依序堆叠,若干所述线圈层依序串联形成具有有效磁通面积的所述内电极线圈整体。

7.根据权利要求6所述的低损耗陶瓷电感器,其特征在于,所述非磁性介质层收容于所述内电极线圈的有效磁通区域内。

8.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,每一所述外电极包括内层、中间层以及外层,两所述外电极的所述内层分别设置于所述基体的两端,并分别电连接所述内电极线圈的两端;每一所述中间层包覆于对应的所述内层背向所述基体端部的一侧表面;每一所述外层包覆于对应的所述中间层背向所述内层的一侧表面。

9.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述低损耗陶瓷电感器还包括两引出件,两所述引出件分别设置于所述基体的两端,每一所述引出件的两端分别连接对应的所述基体一端的所述内电极线圈端部以及所述外电极。

10.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述第一介质层以及所述第二介质层为均为铁氧体层,所述非磁性介质层为介质陶瓷层。

...

【技术特征摘要】

1.一种低损耗陶瓷电感器,其特征在于,包括:基体、内电极线圈以及两外电极,所述内电极线圈设置于所述基体内部,两所述外电极设置于基体的两端,并且,两所述外电电极分别连接所述内电极线圈的两端;

2.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述非磁性介质层收容于所述内电极线圈内部。

3.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述基体包括若干非磁性介质层,若干所述非磁性介质层相互平行设置,并沿所述内电极线圈的延伸方向依序排列收容于所述内电极线圈内部。

4.根据权利要求1所述的低损耗陶瓷电感器,其特征在于,所述基体还包括第三介质层,所述第三介质层设置于所述第一介质层与所述第二介质层之间,所述第一介质层、所述第三介质层以及所述第二介质层依序连接,所述内电极线圈收容于所述第三介质层内部。

5.根据权利要求4所述的低损耗陶瓷电感器,其特征在于,所述内电极线圈包括若干线圈层,若干所述线圈层通过叠层印刷依序堆叠形成具有有效磁通面积的所述内电极线圈整体。

6.根据权利要求5所述的低损耗陶瓷电感器,其特征在于,所述第三介质层包括若干第...

【专利技术属性】
技术研发人员:向方向明
申请(专利权)人:惠州市迈特普电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1