System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种低导通电阻的功率器件及制造方法技术_技高网
当前位置: 首页 > 专利查询>东南大学专利>正文

一种低导通电阻的功率器件及制造方法技术

技术编号:40958622 阅读:3 留言:0更新日期:2024-04-18 20:36
本发明专利技术涉及一种低导通电阻的功率器件及制造方法,包括各个第二导电类型电场屏蔽区(9)、各个金属件(11)、预设厚度的各个导电源区件,以及自下至上依次堆叠设置的底部金属层(8)、第一导电类型衬底(1)、第一导电类型外延层(2)、第二导电类型体区层(5),并按设计实施构建功率器件,通过在栅极沟槽(10)下方设置第二导电类型电场屏蔽区(9),可以有效屏蔽电场,大幅度降低器件栅极介质层(3)承受的反向电场强度,提升器件击穿电压,增强器件可靠性,同时,设计第二导电类型电场屏蔽区(9)与对应栅极沟槽节点所接第二导电类型体区层(5)接触,从元胞结构设计上解决了屏蔽区带来的开关速度降低、导通电阻增大等问题。

【技术实现步骤摘要】

本专利技术涉及一种低导通电阻的功率器件及制造方法,属于功率半导体器件结构设计及制造。


技术介绍

1、以碳化硅为代表的第三代半导体材料所制作的器件具有高频、高压、耐高温、抗辐射等优异的工作能力,能够实现更高的功率密度和更高的效率。碳化硅(sic)功率mosfet作为sic开关器件的代表,具有开关损耗低、工作频率高等优点,现已广泛应用于电力电子领域。目前sic功率mosfet有两种技术路线:平面栅结构和沟槽栅结构,其中,沟槽栅结构因其更高的沟道迁移率、更小的元胞尺寸,拥有更好的导通能力。但是,沟槽栅结构在沟槽底部拐角处存在电场峰值,容易造成拐角处半导体雪崩击穿和器件栅介质层退化,三维沟槽拐角处的电场峰值更大,器件的击穿电压进一步下降,降低了器件的可靠性。为解决该问题,电场屏蔽区被引入沟槽栅功率器件中。但在传统的沟槽栅功率器件中,电场屏蔽区域之间相互孤立,没有固定的电位,需额外解决屏蔽区的电位问题,否则会带来开关速度降低、导通电阻退化、器件雪崩浪涌可靠性降低等问题。为解决屏蔽区接地问题,传统沟槽栅mosfet器件需要牺牲器件的有源区面积,降低器件的导通效率。


技术实现思路

1、本专利技术所要解决的技术问题是提供一种低导通电阻的功率器件,对器件结构进行创新,打破原有问题限制,提高器件的导通效率和可靠性。

2、本专利技术为了解决上述技术问题采用以下技术方案:本专利技术设计了一种低导通电阻的功率器件,包括各个第二导电类型电场屏蔽区、各个金属件、预设厚度的各个导电源区件,以及自下至上依次堆叠设置的底部金属层、第一导电类型衬底、第一导电类型外延层、第二导电类型体区层;

3、其中,各个导电源区件的结构尺寸彼此相同,导电源区件表面为正多边形,以相邻导电源区件彼此相对边之间位置对应、且保持预设间距,各导电源区件分布设置于第二导电类型体区层上表面,第二导电类型体区层上表面的非导电源区件覆盖区域内嵌设置栅极沟槽,栅极沟槽的内底面和内侧壁均覆盖设置栅极介质层,栅极介质层包围区域中填充设置栅极;

4、各个金属件分别一一对应设置于各导电源区件的上表面;不同方向栅极沟槽之间相交位置构成栅极沟槽节点,第二导电类型电场屏蔽区的数量与栅极沟槽节点的数量相等,各个第二导电类型电场屏蔽区设置于第一导电类型外延层中,且各个第二导电类型电场屏蔽区分别设置于对应栅极沟槽节点的外底部,且各个第二导电类型电场屏蔽区分别延伸至其对应栅极沟槽节点所连第二导电类型体区层区域接触。

5、作为本专利技术的一种优选技术方案:上表面未设置金属件的各导电源区件分别通过电连接方式、直接或间接经其它导电源区件连接金属件。

6、作为本专利技术的一种优选技术方案:所述导电源区件包括彼此相同正多边形表面形状的第二导电类型源区与第一导电类型源区,且该正多边形即为导电源区件表面的正多边形形状,第二导电类型源区的厚度与第一导电类型源区的厚度均等于导电源区件的厚度,第一导电类型源区的外径大于第二导电类型源区的外径,第二导电类型源区贯穿嵌于第一导电类型源区中,第二导电类型源区表面所在面与第一导电类型源区表面所在面彼此平行,且第二导电类型源区的两表面所在面分别与第一导电类型源区对应侧的表面所在面相共面,第二导电类型源区的中心位置与第一导电类型源区的中心位置彼此重叠,且第二导电类型源区各侧边分别与第一导电类型源区各侧边彼此一一对应平行;关于上表面设置金属件的各导电源区件,在垂直于导电源区件表面方向上,第二导电类型源区的投影位于其对应金属件的投影内,且金属件的投影位于其对应导电源区件的投影内。

7、作为本专利技术的一种优选技术方案:所述各第二导电类型电场屏蔽区分别覆盖其对应栅极沟槽节点外底部的区域、占对应栅极沟槽节点外底部区域的比例位于四分之一上下预设波动范围内。

8、作为本专利技术的一种优选技术方案:所述各第二导电类型电场屏蔽区分别覆盖其对应栅极沟槽节点外底部的全部区域,且各第二导电类型电场屏蔽区一周分别延伸至其对应栅极沟槽节点一周所连第二导电类型体区层区域接触。

9、作为本专利技术的一种优选技术方案:在垂直于栅极沟槽节点外底部表面方向上,各第二导电类型电场屏蔽区投影呈对称形状。

10、作为本专利技术的一种优选技术方案:在垂直于栅极沟槽节点外底部表面方向上,各第二导电类型电场屏蔽区投影呈四边形、圆形、三角形、六边形。

11、作为本专利技术的一种优选技术方案:第一导电类型衬底和第二导电类型电场屏蔽区具有第一离子掺杂浓度,第一导电类型外延层和第二导电类型体区层具有第二离子掺杂浓度,第二导电类型源区和第一导电类型源区具有第三离子掺杂浓度,其中,第一离子掺杂浓度大于或等于第二离子掺杂浓度,第三离子掺杂浓度大于第二离子掺杂浓度。

12、作为本专利技术的一种优选技术方案:所述导电源区件的正多边形表面为正三边形、正四边形、正六边形。

13、与上述相对应,本专利技术还要解决的技术问题是提供一种低导通电阻的功率器件的制作方法,针对结构设计,依次设计结构构建过程,高效实现设计器件的制作,提供制作工作效率。

14、本专利技术为了解决上述技术问题采用以下技术方案:本专利技术设计了一种低导通电阻的功率器件的制作方法,包括如下步骤:

15、步骤a. 基于第一导电类型衬底上表面生长构建第一导电类型外延层,再在第一导电类型外延层上表面构建各个第二导电类型体区层;

16、步骤b. 应用离子注入工艺,分别在各个第二导电类型体区层上表面形成第二导电类型源区和第一导电类型源区,由各第二导电类型体区层上表面的第二导电类型源区和第一导电类型源区构成导电源区件;

17、步骤c. 在相邻第二导电类型体区层之间,应用刻蚀工艺构建栅极沟槽,并使用化学气相沉积工艺在栅极沟槽的内底面和内侧壁形成栅介质层;使用化学气相沉积工艺在栅极沟槽内沉积栅极材料并形成栅极;

18、步骤d. 分别针对不同方向栅极沟槽之间相交位置所构成的各个栅极沟槽节点,通过倾斜离子注入的方式,在栅极沟槽节点外底部形成第二导电类型电场屏蔽区,并且第二导电类型电场屏蔽区延伸至其对应栅极沟槽节点所连第二导电类型体区层区域接触;

19、步骤e. 分别针对各个导电源区件,使用溅射工艺,在导电源区件上表面形成金属件,且金属件与第二导电类型源区、第一导电类型源区连接;

20、步骤f. 在第一导电类型衬底的下表面上制作底部金属层。

21、本专利技术所述一种低导通电阻的功率器件及制造方法,采用以上技术方案与现有技术相比,具有以下技术效果:

22、本专利技术所设计一种低导通电阻的功率器件中,栅极沟槽因其更高的沟道迁移率、更小的元胞尺寸而拥有更好的导通能力,并且引入第二导电类型电场屏蔽区设计,针对栅极沟槽底部拐角处存在的电场峰值,最大限度避免拐角处半导体雪崩击穿和器件栅介质层退化,降低栅极沟槽拐角处的电场峰值,提高器件的击穿电压下降,保证了器件的可靠性;此外,设计提出关于第二导电类型电场屏蔽区的新型元胞结构,将第二导电类型电场屏本文档来自技高网...

【技术保护点】

1.一种低导通电阻的功率器件,其特征在于:包括各个第二导电类型电场屏蔽区(9)、各个金属件(11)、预设厚度的各个导电源区件,以及自下至上依次堆叠设置的底部金属层(8)、第一导电类型衬底(1)、第一导电类型外延层(2)、第二导电类型体区层(5);

2.根据权利要求1所述一种低导通电阻的功率器件,其特征在于:上表面未设置金属件(11)的各导电源区件分别通过电连接方式、直接或间接经其它导电源区件连接金属件(11)。

3.根据权利要求1所述一种低导通电阻的功率器件,其特征在于:所述导电源区件包括彼此相同正多边形表面形状的第二导电类型源区(6)与第一导电类型源区(7),且该正多边形即为导电源区件表面的正多边形形状,第二导电类型源区(6)的厚度与第一导电类型源区(7)的厚度均等于导电源区件的厚度,第一导电类型源区(7)的外径大于第二导电类型源区(6)的外径,第二导电类型源区(6)贯穿嵌于第一导电类型源区(7)中,第二导电类型源区(6)表面所在面与第一导电类型源区(7)表面所在面彼此平行,且第二导电类型源区(6)的两表面所在面分别与第一导电类型源区(7)对应侧的表面所在面相共面,第二导电类型源区(6)的中心位置与第一导电类型源区(7)的中心位置彼此重叠,且第二导电类型源区(6)各侧边分别与第一导电类型源区(7)各侧边彼此一一对应平行;关于上表面设置金属件(11)的各导电源区件,在垂直于导电源区件表面方向上,第二导电类型源区(6)的投影位于其对应金属件(11)的投影内,且金属件(11)的投影位于其对应导电源区件的投影内。

4.根据权利要求1至3中任意一项所述一种低导通电阻的功率器件,其特征在于:所述各第二导电类型电场屏蔽区(9)分别覆盖其对应栅极沟槽节点外底部的区域、占对应栅极沟槽节点外底部区域的比例位于四分之一上下预设波动范围内。

5.根据权利要求1至3中任意一项所述一种低导通电阻的功率器件,其特征在于:所述各第二导电类型电场屏蔽区(9)分别覆盖其对应栅极沟槽节点外底部的全部区域,且各第二导电类型电场屏蔽区(9)一周分别延伸至其对应栅极沟槽节点一周所连第二导电类型体区层(5)区域接触。

6.根据权利要求5所述一种低导通电阻的功率器件,其特征在于:在垂直于栅极沟槽节点外底部表面方向上,各第二导电类型电场屏蔽区(9)投影呈对称形状。

7.根据权利要求6所述一种低导通电阻的功率器件,其特征在于:在垂直于栅极沟槽节点外底部表面方向上,各第二导电类型电场屏蔽区(9)投影呈四边形、圆形、三角形、六边形。

8.根据权利要求3所述一种低导通电阻的功率器件,其特征在于:第一导电类型衬底(1)和第二导电类型电场屏蔽区(9)具有第一离子掺杂浓度,第一导电类型外延层(2)和第二导电类型体区层(5)具有第二离子掺杂浓度,第二导电类型源区(6)和第一导电类型源区(7)具有第三离子掺杂浓度,其中,第一离子掺杂浓度大于或等于第二离子掺杂浓度,第三离子掺杂浓度大于第二离子掺杂浓度。

9.根据权利要求1或2所述一种低导通电阻的功率器件,其特征在于:所述导电源区件的正多边形表面为正三边形、正四边形、正六边形。

10.针对根据权利要求1至9中任意一项所述一种低导通电阻的功率器件的制造方法,其特征在于,包括如下步骤:

...

【技术特征摘要】

1.一种低导通电阻的功率器件,其特征在于:包括各个第二导电类型电场屏蔽区(9)、各个金属件(11)、预设厚度的各个导电源区件,以及自下至上依次堆叠设置的底部金属层(8)、第一导电类型衬底(1)、第一导电类型外延层(2)、第二导电类型体区层(5);

2.根据权利要求1所述一种低导通电阻的功率器件,其特征在于:上表面未设置金属件(11)的各导电源区件分别通过电连接方式、直接或间接经其它导电源区件连接金属件(11)。

3.根据权利要求1所述一种低导通电阻的功率器件,其特征在于:所述导电源区件包括彼此相同正多边形表面形状的第二导电类型源区(6)与第一导电类型源区(7),且该正多边形即为导电源区件表面的正多边形形状,第二导电类型源区(6)的厚度与第一导电类型源区(7)的厚度均等于导电源区件的厚度,第一导电类型源区(7)的外径大于第二导电类型源区(6)的外径,第二导电类型源区(6)贯穿嵌于第一导电类型源区(7)中,第二导电类型源区(6)表面所在面与第一导电类型源区(7)表面所在面彼此平行,且第二导电类型源区(6)的两表面所在面分别与第一导电类型源区(7)对应侧的表面所在面相共面,第二导电类型源区(6)的中心位置与第一导电类型源区(7)的中心位置彼此重叠,且第二导电类型源区(6)各侧边分别与第一导电类型源区(7)各侧边彼此一一对应平行;关于上表面设置金属件(11)的各导电源区件,在垂直于导电源区件表面方向上,第二导电类型源区(6)的投影位于其对应金属件(11)的投影内,且金属件(11)的投影位于其对应导电源区件的投影内。

4.根据权利要求1至3中任意一项所述一种低导...

【专利技术属性】
技术研发人员:魏家行王晨露付浩宋兆旭刘斯扬孙伟锋时龙兴
申请(专利权)人:东南大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1