System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 时钟生成电路及包括其的时钟分配网络和半导体装置制造方法及图纸_技高网

时钟生成电路及包括其的时钟分配网络和半导体装置制造方法及图纸

技术编号:40666187 阅读:4 留言:0更新日期:2024-03-18 19:00
本公开涉及一种时钟生成电路、包括时钟生成电路的时钟分配网络和半导体装置。时钟生成电路包括缓冲电路和相位补偿电路。缓冲电路缓冲输入时钟信号以生成输出时钟信号。相位补偿电路检测电源电压中的噪声以及根据电源电压的噪声调整输入时钟信号的电压电平以补偿由于电源电压的噪声引起的输出时钟信号的相位改变。

【技术实现步骤摘要】

多种实施例总体涉及集成电路技术,更具体地涉及时钟生成电路及包括该时钟生成电路的时钟分配网络和半导体装置。


技术介绍

1、电子设备包括许多电子元件,以及作为电子设备的计算机系统包括均通过半导体配置的许多半导体装置。配置计算机系统的半导体装置可以通过发送和/或接收时钟信号和数据而彼此执行数据通信。第一半导体装置可以将数据与时钟信号同步并且可以向第二半导体装置提供时钟信号和数据,而第二半导体装置可以与时钟信号同步地接收数据。根据作为现有技术的匹配的dq-dqs方案,在第二半导体装置之中,接收的时钟信号和接收的数据可以通过匹配的延迟路径被延迟相同的时间延迟量,然后延迟时钟信号和延迟数据可以彼此同步。dq可以指数据而dqs可以指数据选通信号。数据选通信号可以是用于发送和/或接收数据的时钟信号。然而,随着计算机系统的操作速度提高,公开了适于高速操作的不匹配的dq-dqs方案。根据不匹配的dq-dqs方案,虽然时钟信号和数据通过不同的路径分别被延迟,但是延迟时间可以通过训练操作而调整,因此时钟信号和数据可以彼此同步。然而,根据不匹配的dq-dqs方案,当由于半导体装置的操作环境而出现工艺、电压和温度(pvt)变化时,时钟信号易于具有抖动或者时钟信号的延迟时间具有变化的趋势,并且在将数据与时钟信号进行同步的过程中用于建立和保持的余量变得不足。


技术实现思路

1、在一个实施例中,一种时钟生成电路可以包括缓冲电路、电压控制电路和补偿电路。所述缓冲电路可以被配置为缓冲输入时钟信号以生成输出时钟信号。所述电压控制电路可以被配置为检测电源电压的电压电平改变,并且可以被配置为生成第一控制电压和第二控制电压,所述第一控制电压和所述第二控制电压具有根据检测的电压电平改变而变化的电压电平。所述补偿电路可以被配置为基于所述输出时钟信号、所述第一控制电压和所述第二控制电压调整所述输入时钟信号的相位。

2、在一个实施例中,一种时钟生成电路可以包括第一缓冲电路、第二缓冲电路、电压控制电路和补偿电路。所述第一缓冲电路可以被配置为缓冲第一输入时钟信号以生成第一输出时钟信号。所述第二缓冲电路可以被配置为缓冲第二输入时钟信号以生成第二输出时钟信号。所述第二输入时钟信号可以是所述第一输入时钟信号的互补时钟信号。所述电压控制电路可以被配置为检测电源电压的电压电平改变,以及可以被配置为生成第一控制电压和第二控制电压,所述第一控制电压和所述第二控制电压具有根据检测的电压电平改变而变化的电压电平。所述补偿电路可以被配置为基于所述第一输出时钟信号、所述第二输出时钟信号、所述第一控制电压和所述第二控制电压改变所述第一输入时钟信号和所述第二输入时钟信号的电压电平。

3、在一个实施例中,一种时钟生成电路可以包括缓冲电路、电压控制电路和补偿电路。所述缓冲电路可以被配置为缓冲输入时钟信号以生成输出时钟信号。所述电压控制电路可以被配置为检测电源电压的电压电平,可以被配置为生成具有参考所述电源电压的电压电平而互补地改变的电压电平的第一控制电压,以及可以被配置为生成具有参考所述第一控制电压的电压电平而互补地改变的电压电平的第二控制电压。所述补偿电路可以被配置为基于所述输出时钟信号、所述第一控制电压和所述第二控制电压改变所述输入时钟信号的电压电平。

4、在一个实施例中,一种时钟生成电路可以包括第一缓冲电路、第二缓冲电路、电压控制电路和补偿电路。所述第一缓冲电路可以被配置为缓冲第一输入时钟信号以生成第一输出时钟信号。所述第二缓冲电路可以被配置为缓冲第二输入时钟信号以生成第二输出时钟信号。所述第二输入时钟信号可以是所述第一输入时钟信号的互补时钟信号。所述电压控制电路可以被配置为检测电源电压的电压电平,可以被配置为生成具有参考所述电源电压的电压电平而互补地改变的电压电平的第一控制电压,以及可以被配置为生成具有参考所述第一控制电压的电压电平而互补地改变的电压电平的第二控制电压。所述补偿电路可以被配置为基于所述第一输出时钟信号、所述第二输出时钟信号、所述第一控制电压和所述第二控制电压改变所述第一输入时钟信号和所述第二输入时钟信号的电压电平。

5、在一个实施例中,一种半导体装置可以包括时钟分配网络。所述时钟分配网络可以包括时钟接收电路、第一缓冲电路、第二缓冲电路、相位补偿电路和分频电路。所述时钟接收电路可以被配置为接收外部时钟信号和互补外部时钟信号以生成第一输入时钟信号和第二输入时钟信号。所述第一缓冲电路可以被配置为缓冲所述第一输入时钟信号以生成第一输出时钟信号。所述第二缓冲电路可以被配置为缓冲所述第二输入时钟信号以生成第二输出时钟信号。所述相位补偿电路可以被配置为检测电源电压的电压电平改变,可以被配置为当所述电源电压的电压电平被提高时延迟所述第一输入时钟信号和所述第二输入时钟信号的相位,以及且可以被配置为当所述电源电压的电压电平被降低时将所述第一输入时钟信号和所述第二输入时钟信号的相位提前。所述分频电路可以被配置为对所述第一输出时钟信号和所述第二输出时钟信号分频以生成多个内部时钟信号。

本文档来自技高网...

【技术保护点】

1.一种时钟生成电路,包括:

2.根据权利要求1所述的时钟生成电路,其中,所述电压控制电路:生成具有参考所述电源电压的电压电平而互补地改变的所述电压电平的所述第一控制电压,以及生成具有参考所述第一控制电压而互补地改变的所述电压电平的所述第二控制电压。

3.根据权利要求1所述的时钟生成电路,其中,所述电压控制电路包括:

4.根据权利要求3所述的时钟生成电路,其中,所述控制电压生成电路包括:

5.根据权利要求1所述的时钟生成电路,

6.根据权利要求1所述的时钟生成电路,

7.根据权利要求1所述的时钟生成电路,其中,所述补偿电路包括:

8.一种时钟生成电路,包括:

9.根据权利要求8所述的时钟生成电路,其中,所述电压控制电路:生成具有参考所述电源电压的电压电平互补地改变的所述电压电平的所述第一控制电压,以及生成具有参考所述第一控制电压的所述电压电平互补地改变的所述电压电平的所述第二控制电压。

10.根据权利要求8所述的时钟生成电路,其中,所述电压控制电路包括:

11.根据权利要求10所述的时钟生成电路,其中,所述控制电压生成电路包括:

12.根据权利要求8所述的时钟生成电路,

13.根据权利要求8所述的时钟生成电路,其中,所述补偿电路包括:

14.根据权利要求13所述的时钟生成电路,

15.根据权利要求13所述的时钟生成电路,

16.一种半导体装置,包括时钟分配网络,

17.根据权利要求16所述的半导体装置,其中,所述相位补偿电路包括:

18.根据权利要求17所述的半导体装置,其中,所述电压控制电路包括:

19.根据权利要求18所述的半导体装置,其中,所述控制电压生成电路包括:

20.根据权利要求17所述的半导体装置,

21.根据权利要求17所述的半导体装置,其中,所述补偿电路包括:

22.根据权利要求16所述的半导体装置,还包括:

23.根据权利要求22所述的半导体装置,还包括:

...

【技术特征摘要】

1.一种时钟生成电路,包括:

2.根据权利要求1所述的时钟生成电路,其中,所述电压控制电路:生成具有参考所述电源电压的电压电平而互补地改变的所述电压电平的所述第一控制电压,以及生成具有参考所述第一控制电压而互补地改变的所述电压电平的所述第二控制电压。

3.根据权利要求1所述的时钟生成电路,其中,所述电压控制电路包括:

4.根据权利要求3所述的时钟生成电路,其中,所述控制电压生成电路包括:

5.根据权利要求1所述的时钟生成电路,

6.根据权利要求1所述的时钟生成电路,

7.根据权利要求1所述的时钟生成电路,其中,所述补偿电路包括:

8.一种时钟生成电路,包括:

9.根据权利要求8所述的时钟生成电路,其中,所述电压控制电路:生成具有参考所述电源电压的电压电平互补地改变的所述电压电平的所述第一控制电压,以及生成具有参考所述第一控制电压的所述电压电平互补地改变的所述电压电平的所述第二控制电压。

10.根据权利要求8所述的时...

【专利技术属性】
技术研发人员:李渊虎崔容硕
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1