System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 待测设计的接口时序检查方法、装置和电子设备制造方法及图纸_技高网

待测设计的接口时序检查方法、装置和电子设备制造方法及图纸

技术编号:40591358 阅读:3 留言:0更新日期:2024-03-12 21:52
本申请公开了一种待测设计的接口时序检查方法、装置和电子设备,属于计算机领域。该方法包括:目标设备中的时序生成器获取无时序信号;所述时序生成器基于所述无时序信号,获取第一目标时序信号;所述第一目标时序信号为有时序的信号;所述时序生成器将所述第一目标时序信号输入待测设计;目标设备中的时序检查器接收所述待测设计输出的第二目标时序信号;所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果。

【技术实现步骤摘要】

本申请属于计算机领域,具体涉及一种待测设计的接口时序检查方法、装置和电子设备


技术介绍

1、近年来,通信芯片在我们的生活中得到了广泛的应用,例如在手机、电脑或电视等都会使用到。而在芯片进行正式流片之前,都需要进行时序检查。因此,芯片的时序检查是一个值得关注的话题。

2、相关技术中常常通过人工在波图上进行时序检查,这种检查方式费时费力,并且存在人工检查出错概率较大的问题。


技术实现思路

1、本申请实施例提供一种待测设计的接口时序检查方法、装置和电子设备,能够解决相关技术存在人工检查出错概率较大问题。

2、第一方面,本申请实施例提供了一种待测设计的接口时序检查方法,包括:

3、目标设备中的时序生成器获取无时序信号;

4、所述时序生成器基于所述无时序信号,获取第一目标时序信号;所述第一目标时序信号为有时序的信号;

5、所述时序生成器将所述第一目标时序信号输入待测设计;

6、目标设备中的时序检查器接收所述待测设计输出的第二目标时序信号;

7、所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果。

8、第二方面,本申请实施例提供了一种待测设计的接口时序检查装置,包括:

9、时序生成器,用于获取无时序信号;基于所述无时序信号,获取第一目标时序信号;所述第一目标时序信号为有时序的信号;将所述第一目标时序信号输入待测设计;

10、时序检查器,用于接收所述待测设计输出的第二目标时序信号;对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果。

11、第三方面,本申请实施例提供了一种电子设备,该电子设备包括处理器和存储器,所述存储器存储可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第一方面所述的方法的步骤。

12、第四方面,本申请实施例提供了一种计算机可读存储介质,该计算机可读存储介质上存储程序或指令,所述程序或指令被执行时实现如第一方面所述的方法的步骤。

13、本申请实施例提供的上述至少一个技术方案可以达到如下技术效果:

14、在本申请实施例中,目标设备中的时序生成器获取无时序信号;所述时序生成器基于所述无时序信号,获取第一目标时序信号;所述第一目标时序信号为有时序的信号;所述时序生成器将所述第一目标时序信号输入待测设计;目标设备中的时序检查器接收所述待测设计输出的第二目标时序信号;所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果。如此,可通过时序生成器基于无时序信号,获取第一目标时序信号,所述第一目标时序信号为有时序的信号;在将所述第一目标时序信号输入待测设计之后,时序检查器可对待测设计输出的第二目标时序信号进行检查,整个过程由目标设备执行,无需人工介入,解决了相关技术存在人工检查出错概率较大的问题。

本文档来自技高网...

【技术保护点】

1.一种待测设计的接口时序检查方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

3.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

4.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

5.根据权利要求1-4任一项所述的方法,其特征在于,所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果,包括:

6.根据权利要求1-4任一项所述的方法,其特征在于,所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果,包括:

7.根据权利要求1所述的方法,其特征在于,所述待测设计为通信芯片;所述目标设备包括接口时序检查设备;

8.一种待测设计的接口时序检查装置,其特征在于,包括:

9.一种电子设备,其特征在于,包括处理器和存储器,所述存储器存储在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如权利要求1-7任一项所述的方法的步骤。

10.一种计算机可读存储介质,其特征在于,所述介质上存储程序或指令,所述程序或指令被执行时实现如权利要求1-7任一项所述的方法的步骤。

...

【技术特征摘要】

1.一种待测设计的接口时序检查方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

3.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

4.根据权利要求1所述的方法,其特征在于,所述时序生成器基于所述无时序信号,获取第一目标时序信号,包括:

5.根据权利要求1-4任一项所述的方法,其特征在于,所述时序检查器对所述第二目标时序信号进行检查,得到所述待测设计的时序检查结果,包括:

6.根据权利要求1-4任一项所述的方法,...

【专利技术属性】
技术研发人员:周春怡郑德品陈彬
申请(专利权)人:苏州联芸科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1