静默高速缓存行逐出制造技术

技术编号:40557415 阅读:28 留言:0更新日期:2024-03-05 19:18
本文描述一种用于静默高速缓存行逐出的系统和技术。存储器装置从主机接收存储器操作。所述存储器操作在接收后在所述存储器装置的高速缓存行中建立数据和元数据。所述元数据存储在对应于所述高速缓存行的存储器元件中。随后,标识用以逐出所述高速缓存行的逐出触发事件。接着,响应于所述逐出触发事件,比较所述高速缓存行的当前元数据与所述存储器元件中的所述元数据以确定所述元数据是否已改变。响应于所述元数据未改变,可逐出所述高速缓存行而不写入到后备存储器。

【技术实现步骤摘要】

本文中所描述的实施例大体上涉及计算机存储器,且更具体地说,涉及静默高速缓存行逐出


技术介绍

1、用于计算机或其它电子装置的存储器装置可分类为易失性和非易失性存储器。易失性存储器使用电力来维持其数据(例如,被周期性地刷新),且包含随机存取存储器(ram)、动态随机存取存储器(dram)或同步动态随机存取存储器(sdram)等。非易失性存储器通常在没有电源的情况下保留所存储数据,且包含快闪存储器、只读存储器(rom)、电可擦除可编程rom(eeprom)、静态ram(sram)、可擦除可编程rom(eprom)、电阻可变存储器、相变存储器、存储类存储器、电阻式随机存取存储器(rram)和磁阻随机存取存储器(mram)等。持久性存储器为系统的架构属性,其中存储在媒体中的数据在系统复位或电力循环之后可用。在实例中,非易失性存储器媒体可用于建构具有持久性存储器模型的系统。

2、存储器装置可耦合到主机(例如,主机计算装置)以存储数据、命令或指令以在计算机或电子系统正操作时供主机使用。举例来说,数据、命令或指令可在计算系统或另一电子系统的操作期间在主机与存本文档来自技高网...

【技术保护点】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述元数据是所述主机与所述存储器装置之间的接口的连接元数据。

3.根据权利要求2所述的设备,其中所述接口是计算高速链路CXL互连件。

4.根据权利要求3所述的设备,其中所述元数据是CXL元状态。

5.根据权利要求1所述的设备,其中针对所述高速缓存行中的所述数据维持脏标记,且其中响应于所述高速缓存行中的数据的改变而设置所述脏标记。

6.根据权利要求5所述的设备,其中,为比较所述高速缓存行的所述当前元数据与所述存储器元件中的所述元数据,所述处理电路系统经配置以确定所述脏标记的...

【技术特征摘要】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述元数据是所述主机与所述存储器装置之间的接口的连接元数据。

3.根据权利要求2所述的设备,其中所述接口是计算高速链路cxl互连件。

4.根据权利要求3所述的设备,其中所述元数据是cxl元状态。

5.根据权利要求1所述的设备,其中针对所述高速缓存行中的所述数据维持脏标记,且其中响应于所述高速缓存行中的数据的改变而设置所述脏标记。

6.根据权利要求5所述的设备,其中,为比较所述高速缓存行的所述当前元数据与所述存储器元件中的所述元数据,所述处理电路系统经配置以确定所述脏标记的状态,且其中响应于所述脏标记未设置,执行逐出所述高速缓存行而不写入到所述后备存储器。

7.根据权利要求1所述的设备,其中所述处理电路系统经配置以在所述存储器操作的接收与所述逐出触发事件之间接收对所述高速缓存行中的所述元数据的多个更新。

8.根据权利要求1所述的设备,其中所述处理电路系统经配置以:

9.一种方法,其包括:

10.根据权利要求9所述的方法,其中所述元数据是所述主机与所述存储器装置之间的接口的连接元数据。

11.根据权利要求10所述的方法,其中所述接口是计算高速链路cxl互连件。

12.根据权利要求11所述的方法,其中所述元数据是cxl元状态。

13.根据权利要求9所述的方法,其中针对所述高速缓存行中的所述数据维持脏标记,且其中响应于所述高速缓存行中的数据的改变而设置所述脏标记。

14.根据权利要求13所述的方法,其中,比较所述高速缓存行的所述...

【专利技术属性】
技术研发人员:T·M·布鲁尔D·E·沃克尔
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1