半导体集成电路及其制备方法技术

技术编号:40499452 阅读:28 留言:0更新日期:2024-02-26 19:27
本发明专利技术提供了一种半导体集成电路及其制备方法。该制备方法中,通过执行第一离子注入工艺以在BCD器件区内形成第一掺杂区,同时还利用该第一离子注入工艺在栅极沟槽的下方形成第二掺杂区,通过在栅极沟槽的下方设置第二掺杂区以实现对衬底内的电场调制作用,使得电场可向衬底的更深位置中扩展,有效提高了功率晶体管器件的击穿电压。或者,可以在维持功率晶体管器件的耐压性能的基础上,降低栅极沟槽的深度,从而可避免由于沟槽的深度过大而导致基片容易发生形变的问题。

【技术实现步骤摘要】

本专利技术涉及半导体,特别涉及一种半导体集成电路及其制备方法


技术介绍

1、bcd(bipolar cmosdmos)器件中集成有双极型晶体管bipolar、cmos器件与dmos器件,它综合了双极型晶体管bipolar其高跨导、强负载驱动能力、cmos器件的集成度高、低功耗的特点,以及dmos器件的高压大电流驱动等优点,并且bcd器件具有低成本、易封装、易设计和外围芯片更简洁等特点,从而被快速发展并广泛应用于各个领域中。以及,功率晶体管器件由于其具有较低的导通电阻和较快的切换速度,从而可被应用于模拟电路中。

2、随着半导体技术的发展,产品趋于小型化的需求不断增长,为此希望可以在不影响各自器件的性能的基础上,实现功率晶体管器件和bcd器件集成在同一芯片上。


技术实现思路

1、本专利技术的目的在于提供一种半导体集成电路的制备方法,用于实现功率晶体管器件和bcd器件可集成在同一芯片上,并且还借助bcd器件的工艺优化功率晶体管器件的性能。

2、本专利技术提供的一种半导体集成电路的制备方法,本文档来自技高网...

【技术保护点】

1.一种半导体集成电路的制备方法,其特征在于,包括:

2.如权利要求1所述的半导体集成电路的制备方法,其特征在于,所述第二掺杂区间隔设置在所述栅极沟槽的下方。

3.如权利要求2所述的半导体集成电路的制备方法,其特征在于,所述第二掺杂区从所述栅极沟槽的沟槽底部向下扩展;以及,在形成所述第二掺杂区之后,还包括:

4.如权利要求3所述的半导体集成电路的制备方法,其特征在于,所述第三掺杂区的宽度至少大于所述栅极沟槽的沟槽底部的宽度尺寸,以使所述第三掺杂区包围所述栅极沟槽的沟槽底部。

5.如权利要求1所述的半导体集成电路的制备方法,其特征在于,所述第...

【技术特征摘要】

1.一种半导体集成电路的制备方法,其特征在于,包括:

2.如权利要求1所述的半导体集成电路的制备方法,其特征在于,所述第二掺杂区间隔设置在所述栅极沟槽的下方。

3.如权利要求2所述的半导体集成电路的制备方法,其特征在于,所述第二掺杂区从所述栅极沟槽的沟槽底部向下扩展;以及,在形成所述第二掺杂区之后,还包括:

4.如权利要求3所述的半导体集成电路的制备方法,其特征在于,所述第三掺杂区的宽度至少大于所述栅极沟槽的沟槽底部的宽度尺寸,以使所述第三掺杂区包围所述栅极沟槽的沟槽底部。

5.如权利要求1所述的半导体集成电路的制备方法,其特征在于,所述第一掺杂区用作所述bcd器件区内的dmos管或者cmos管的阱区。

6.如权利要求1所述的半导体集成电路的制备方法,其特征在于,所述功率晶体管器件包括屏蔽栅场效应晶体管。

7.一种半导体集成电路,其特征在于,包括...

【专利技术属性】
技术研发人员:黄艳赵晓燕钟鹏石磊陆凌杰
申请(专利权)人:芯联集成电路制造股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1