System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 阵列基板和电子纸显示面板制造技术_技高网

阵列基板和电子纸显示面板制造技术

技术编号:40354228 阅读:10 留言:0更新日期:2024-02-09 14:39
本申请公开了一种阵列基板和电子纸显示面板,包括衬底、第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,还包括主共电极组和主漏极组,像素电极层与主漏极组连接;主共电极组包括多个主共电极块和主共电极连接线;多个主共电极块间隔设置,主共电极连接线的两端连接相邻的两个主共电极块;主漏极组包括多个主漏极块和主漏极连接线,多个主漏极块间隔设置,主漏极连接线的两端连接相邻的两个主漏极块;主共电极块在衬底上的正投影和主漏极块在衬底上的正投影重叠,以形成存储电容。通过上述设计,使得存储电容可以被修复,而不影响电子纸显示面板的正常显示。

【技术实现步骤摘要】

本申请涉及显示,尤其涉及一种阵列基板和电子纸显示面板


技术介绍

1、随着数字技术的发展,越来越多的显示设备走入人们的生活,例如电子纸显示面板。

2、电子纸显示面板的技术是将带电粒子均匀分散到具有一定粘度的介质溶液中,利用阵列基板的像素电极和公共电极之间产生的电场使带电粒子做电泳运动而进行画面的显示;而为了保持带电粒子运动后的状态,通常在漏极下方设置重叠的共电极从而形成存储电容。

3、但是由于漏极和共电极之间的第一绝缘层在发生静电时容易被击穿,会出现造成存储电容结构被破坏,而影响画面显示的问题。


技术实现思路

1、本申请的目的是提供一种阵列基板和电子纸显示面板,使得存储电容可以被修复,不影响电子纸显示面板的正常显示。

2、本申请公开了一种阵列基板,用于电子纸显示面板,所述阵列基板包括衬底,以及依次设置在所述衬底上的第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,所述阵列基板还包括主共电极组和主漏极组,所述主共电极组位于所述第一金属层中或者位于所述第二金属层中,所述主漏极组位于所述第一金属层中或者位于所述第二金属层中,所述主共电极组和所述主漏极组相对设置,且不同层;所述像素电极层与所述主漏极组连接;

3、所述主共电极组包括多个主共电极块和主共电极连接线;多个所述主共电极块间隔设置,所述主共电极连接线的两端连接相邻的两个所述主共电极块;

4、所述主漏极组包括多个主漏极块和主漏极连接线,多个所述主漏极块间隔设置,所述主漏极连接线的两端连接相邻的两个所述主漏极块;

5、所述主共电极块在所述衬底上的正投影和所述主漏极块在所述衬底上的正投影重叠,以形成存储电容。

6、可选的,所述主共电极组还包括第一主共电极焊接线,所述第一主共电极焊接线的一端与所述主共电极块连接;

7、所述主漏极组还包括第一主漏极焊接线,所述第一主漏极焊接线的一端与所述主漏极块连接;且所述第一主共电极焊接线连接的所述主共电极块与所述第一主漏极焊接线连接的所述主漏极块重叠;

8、所述阵列基板还包括副共电极组和副漏极组,所述副共电极组与所述主共电极组不同层,所述副漏极组与所述主漏极组不同层;

9、所述副共电极组还包括至少一个副共电极块和第一副共电极焊接线,所述第一副共电极焊接线的一端与所述副共电极块连接,所述第一副共电极焊接线远离所述副共电极块的一端与所述第一主共电极焊接线远离所述主共电极块的一端不同层,且所述第一副共电极焊接线远离所述副共电极的一端在所述衬底上的正投影与所述第一主共电极焊接线远离所述主共电极块的一端在所述衬底上的正投影重叠;

10、所述副漏极组还包括至少一个副漏极块和第一副漏极焊接线,所述第一副漏极焊接线的一端与所述副漏极块连接,所述第一副漏极焊接线远离所述副漏极块的一端与所述第一主漏极焊接线远离所述主漏极块的一端不同层,且所述第一副漏极焊接线远离所述副漏极块的一端在所述衬底上的正投影与所述第一主漏极焊接线远离所述主漏极块的一端在所述衬底上的正投影重叠;

11、且所述第一副共电极焊接线连接的所述副共电极块与所述第一副漏极焊接线连接的所述副漏极块重叠;

12、所述副共电极块在所述衬底上的正投影和所述副漏极块在所述衬底上的正投影重叠。

13、可选的,所述副共电极组还包括多个所述副共电极块和副共电极连接线,每个所述副共电极块间隔设置,且所述副共电极块与所述主共电极块也间隔设置,所述副共电极连接线的两端连接相邻的两个所述副共电极块;

14、所述副漏极组还包括多个副漏极块和副漏极连接线,每个所述副漏极块间隔设置,且所述副漏极块与所述主漏极块也间隔设置,所述副漏极连接线的两端连接相邻的两个所述副漏极块。

15、可选的,所述主共电极组还包括第二主共电极焊接线,所述第二主共电极焊接线的一端与所述主共电极块连接,所述第一主共电极焊接线和所述第二主共电极焊接线分别连接在两个不同的所述主共电极块上;

16、所述主漏极组还包括第二主漏极焊接线,所述第二主漏极焊接线的一端与所述主漏极块连接,所述第一主漏极焊接线和所述第二主漏极焊接线分别连接在两个不同的所述主漏极块上;且所述第二主共电极焊接线连接的所述主共电极块与所述第二主漏极焊接线连接的所述主漏极块重叠;

17、所述副共电极组还包括第二副共电极焊接线,所述第二副共电极焊接线的一端与所述副共电极块连接,所述第一副共电极焊接线和所述第二副共电极焊接线分别连接在两个不同的所述副共电极块上;

18、所述副漏极组还包括第二副漏极焊接线,所述第二副漏极焊接线的一端与所述副漏极块连接,所述第一副漏极焊接线和所述第二副漏极焊接线分别连接在两个不同的所述副漏极块上;

19、所述第二副共电极焊接线远离所述副共电极块的一端与所述第二主共电极焊接线远离所述主共电极块的一端不同层,且所述第二副共电极焊接线远离所述副共电极的一端在所述衬底上的正投影与所述第二主共电极焊接线远离所述主共电极块的一端在所述衬底上的正投影重叠;

20、所述第二副漏极焊接线远离所述副漏极块的一端与所述第二主漏极焊接线远离所述主漏极块的一端不同层,且所述第二副漏极焊接线远离所述副漏极块的一端在所述衬底上的正投影与所述第二主漏极焊接线远离所述主漏极块的一端在所述衬底上的正投影重叠;

21、且所述第二副共电极焊接线连接的所述副共电极块与所述第二副漏极焊接线连接的所述副漏极块重叠。

22、可选的,所述主共电极块与所述副漏极块同层设置,所述主漏极块与所述副共电极块同层设置。

23、可选的,每个所述主共电极块的面积一致,每个所述副共电极块的面积一致,单个所述主共电极块的面积和单个所述副共电极块的面积相等;每个所述主漏极块的面积一致,每个所述副漏极块的面积一致,单个所述主漏极块的面积和单个所述副漏极块的面积相等;

24、一组在所述衬底上投影重叠的所述主共电极块与所述主漏极块之间形成的存储电容为主存储电容,每个所述主存储电容均相等,一组在所述衬底上投影重叠的所述副共电极块与所述副漏极块之间形成的存储电容为副存储电容,每个所述副存储电容均相等,且所述主存储电容与所述副存储电容相等。

25、可选的,所述主共电极连接线在所述衬底上的正投影和所述主漏极连接线在所述衬底上的正投不重叠;所述副共电极连接线在所述衬底上的正投影和所述副漏极连接线在所述衬底上的正投不重叠。

26、可选的,所述阵列基板还包括数据线和扫描线,所述数据线和所述扫描线纵横交错设置,并划分出多个像素区域,每个所述像素区域内均设置有所述主共电极组、所述主漏极组、所述副共电极组和所述副漏极组,沿着所述扫描线的长度方向上相邻的两个所述像素区域为第一像素区域和第二像素区域;所述扫描线、所述主共电极组和所述副漏极组同层设置,所述数据线、所述主漏极组和所述副共电极组同层设置;

27、所述阵列基板还本文档来自技高网...

【技术保护点】

1.一种阵列基板,用于电子纸显示面板,所述阵列基板包括衬底,以及依次设置在所述衬底上的第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,其特征在于,所述阵列基板还包括主共电极组和主漏极组,所述主共电极组位于所述第一金属层中或者位于所述第二金属层中,所述主漏极组位于所述第一金属层中或者位于所述第二金属层中,所述主共电极组和所述主漏极组相对设置,且不同层;所述像素电极层与所述主漏极组连接;

2.根据权利要求1所述的阵列基板,其特征在于,所述主共电极组还包括第一主共电极焊接线,所述第一主共电极焊接线的一端与所述主共电极块连接;

3.根据权利要求2所述的阵列基板,其特征在于,所述副共电极组还包括多个所述副共电极块和副共电极连接线,每个所述副共电极块间隔设置,且所述副共电极块与所述主共电极块也间隔设置,所述副共电极连接线的两端连接相邻的两个所述副共电极块;

4.根据权利要求3所述的阵列基板,其特征在于,所述主共电极组还包括第二主共电极焊接线,所述第二主共电极焊接线的一端与所述主共电极块连接,所述第一主共电极焊接线和所述第二主共电极焊接线分别连接在两个不同的所述主共电极块上;

5.根据权利要求2所述的阵列基板,其特征在于,所述主共电极块与所述副漏极块同层设置,所述主漏极块与所述副共电极块同层设置。

6.根据权利要求3所述的阵列基板,其特征在于,每个所述主共电极块的面积一致,每个所述副共电极块的面积一致,单个所述主共电极块的面积和单个所述副共电极块的面积相等;每个所述主漏极块的面积一致,每个所述副漏极块的面积一致,单个所述主漏极块的面积和单个所述副漏极块的面积相等;

7.根据权利要求3所述的阵列基板,其特征在于,所述主共电极连接线在所述衬底上的正投影和所述主漏极连接线在所述衬底上的正投不重叠;所述副共电极连接线在所述衬底上的正投影和所述副漏极连接线在所述衬底上的正投不重叠。

8.根据权利要求3所述的阵列基板,其特征在于,所述阵列基板还包括数据线和扫描线,所述数据线和所述扫描线纵横交错设置,并划分出多个像素区域,每个所述像素区域内均设置有所述主共电极组、所述主漏极组、所述副共电极组和所述副漏极组,沿着所述扫描线的长度方向上相邻的两个所述像素区域为第一像素区域和第二像素区域;所述扫描线、所述主共电极组和所述副漏极组同层设置,所述数据线、所述主漏极组和所述副共电极组同层设置;

9.根据权利要求8所述的阵列基板,其特征在于,所述第二漏极跨接线对应所述第二像素区域内连接的所述副漏极块与所述第二像素区域内的所述第一副漏极焊接线连接的所述副漏极块不是同一个;

10.一种电子纸显示面板,其特征在于,所述电子纸显示面板包括电泳层和如权利要求1-9中任意一项所述的阵列基板,所述电泳层设置在所述阵列基板上。

...

【技术特征摘要】

1.一种阵列基板,用于电子纸显示面板,所述阵列基板包括衬底,以及依次设置在所述衬底上的第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,其特征在于,所述阵列基板还包括主共电极组和主漏极组,所述主共电极组位于所述第一金属层中或者位于所述第二金属层中,所述主漏极组位于所述第一金属层中或者位于所述第二金属层中,所述主共电极组和所述主漏极组相对设置,且不同层;所述像素电极层与所述主漏极组连接;

2.根据权利要求1所述的阵列基板,其特征在于,所述主共电极组还包括第一主共电极焊接线,所述第一主共电极焊接线的一端与所述主共电极块连接;

3.根据权利要求2所述的阵列基板,其特征在于,所述副共电极组还包括多个所述副共电极块和副共电极连接线,每个所述副共电极块间隔设置,且所述副共电极块与所述主共电极块也间隔设置,所述副共电极连接线的两端连接相邻的两个所述副共电极块;

4.根据权利要求3所述的阵列基板,其特征在于,所述主共电极组还包括第二主共电极焊接线,所述第二主共电极焊接线的一端与所述主共电极块连接,所述第一主共电极焊接线和所述第二主共电极焊接线分别连接在两个不同的所述主共电极块上;

5.根据权利要求2所述的阵列基板,其特征在于,所述主共电极块与所述副漏极块同层设置,所述主漏极块与所述副共电极块同层设置。

6.根据权利要求3所述的阵列基板,其特征在...

【专利技术属性】
技术研发人员:曹军红谢俊烽
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1