System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素电路及其驱动方法和显示面板技术_技高网

像素电路及其驱动方法和显示面板技术

技术编号:40317631 阅读:12 留言:0更新日期:2024-02-07 21:00
本发明专利技术公开了一种像素电路及其驱动方法和显示面板,该像素电路包括第一驱动模块、发光时间控制模块、第二驱动模块和发光模块;第一驱动模块和发光模块连接于第一电源线和第二电源线之间,第一驱动模块用于根据第一数据电压驱动发光模块发光;第二驱动模块连接于第一电源线和发光时间控制模块的输入端之间,发光时间控制模块的输出端与第一驱动模块的控制端连接,第二驱动模块用于根据第二数据电压对发光时间控制模块进行充电,发光时间控制模块用于根据自身的放电电压对第一驱动模块的控制端的电位进行控制,以控制发光模块的发光时间。本实施例提供的技术方案弥补了现有技术中灰阶展开不连续的问题,并保证了灰阶调制的可靠性。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种像素电路及其驱动方法和显示面板


技术介绍

1、随着显示技术的不断发展,微型发光二极管(micro light emitting diode,micro-led)凭借色域广、响应速度快、亮度高、寿命长等优点,广泛应用在显示领域。

2、目前,micro led显示面板中通常包括像素电路和发光元件,像素电路通常采用数字驱动的方式来控制发光元件发光。但是,现有技术中存在灰阶的连续性较差,造成灰阶不能完全展开的现象。


技术实现思路

1、本专利技术提供了一种像素电路及其驱动方法和显示面板,以解决显示灰阶不连续的问题。

2、根据本专利技术的一方面,提供了一种像素电路,包括:第一驱动模块、发光时间控制模块、第二驱动模块和发光模块;

3、所述第一驱动模块和所述发光模块连接于第一电源线和第二电源线之间,所述第一驱动模块用于根据第一数据电压驱动所述发光模块发光;

4、所述第二驱动模块连接于所述第一电源线和所述发光时间控制模块的输入端之间,所述发光时间控制模块的输出端与所述第一驱动模块的控制端连接,所述第二驱动模块用于根据第二数据电压对所述发光时间控制模块进行充电,所述发光时间控制模块用于根据自身的放电电压对所述第一驱动模块的控制端的电位进行控制,以控制所述发光模块的发光时间。

5、可选地,所述发光时间控制模块包括第一存储单元、放电单元、放电控制单元和耦合单元;

6、所述耦合单元的第一端作为所述发光时间控制模块的输入端,所述耦合单元的第二端与所述第一驱动模块的控制端连接;所述第一存储单元的第一端与所述耦合单元的第一端连接,所述第一存储单元的第二端接入第一电位信号;

7、所述放电单元的第一端和所述与所述耦合单元的第一端连接,所述放电单元的第二端接入第二电位信号,所述放电控制单元的第一端接入第一初始化电压,所述放电控制单元的第二端与所述第一存储单元的第一端连接,所述放电控制单元的第三端与所述放电单元的控制端连接;所述放电控制单元用于根据所述第一存储单元上存储的充电电压与所述第一初始化电压之间的大小关系对所述放电单元控制端的电位进行控制,以控制所述放电单元的通断状态,所述耦合单元用于根据所述第一存储单元的放电电压控制所述第一驱动模块的控制端的电位。

8、可选地,所述放电控制单元包括比较子单元和反相子单元,所述比较子单元的第一端接入所述第一初始化电压,所述比较子单元的第二端与所述第一存储单元的第一端连接,所述比较子单元的第三端与所述反相子单元的第一端连接,所述反相子单元的第二端与所述放电单元的控制端连接;

9、优选地,所述比较子单元包括比较器,所述反相子单元包括反相器,所述比较器的第一输入端接入所述第一初始化电压,所述比较器的第二输入端与所述第一存储单元的第一端连接,所述比较器的输出端与所述反相器的输入端连接,所述反相器的输出端与所述放电单元的控制端连接。

10、可选地,所述第一存储单元包括第一电容,所述放电单元包括第一晶体管,所述耦合单元包括第二电容和第二晶体管;

11、可选地,所述第二晶体管的栅极与第一发光控制信号线连接,所述第二晶体管的第一极与所述第二驱动模块的输出端连接,所述第二晶体管的第二极与所述第二电容的第一端连接,所述第二电容的第二端与所述第一驱动模块的控制端连接;

12、所述第一电容的第一端与所述第二驱动模块的输出端连接,所述第一电容的第二端接入所述第一电位信号,所述第一晶体管的第一极与所述第一电容的第一端连接,所述第一晶体管的第二极接入所述第二电位信号,所述第一晶体管的栅极与所述放电控制单元的第三端连接。

13、可选地,所述第一驱动模块包括第一驱动单元、第一数据写入单元、第二存储单元、第一发光控制单元和第二发光控制单元;

14、所述第一数据写入单元用于将第一数据线上传输的第一数据电压写入至所述第一驱动单元的控制端,所述第二存储单元与所述第一驱动单元的控制连接;

15、所述第一发光控制单元的第一端与所述第一电源线连接,所述第一发光控制单元的第二端与所述第一驱动单元的第一端连接,所述第一驱动单元的第二端与所述第二发光控制单元的第一端连接,所述第二发光控制单元的第二端与所述发光模块的第一端连接,所述发光模块的第二端与所述第二电源线连接;

16、优选地,所述第一驱动模块还包括第一补偿单元,所述第一补偿单元连接于所述第一驱动单元的第二端和控制端之间;

17、优选地,所述第一驱动模块还包括第一初始化单元,所述第一初始化单元的第一端接入第二初始化电压,所述第一初始化单元的第二端与所述第一驱动单元的控制端连接;

18、优选地,所述第一驱动单元包括第三晶体管,所述第一数据写入单元包括第四晶体管,所述第一发光控制单元包括第五晶体管,所述第二发光控制单元包括第六晶体管,所述第一补偿单元包括第七晶体管,所述第一初始化单元包括第八晶体管,所述发光模块包括发光二极管,所述第二存储单元包括第三电容;

19、所述第五晶体管的栅极和所述第六晶体管的栅极均与第一发光控制信号线连接,所述第五晶体管的第一极与所述第一电源线连接,所述第五晶体管的第二极与所述第三晶体管的第一极连接,所述第三晶体管的第二极与所述第六晶体管的第一极连接,所述第六晶体管的第二极与所述发光二极管的第一极连接,所述发光二极管的第二极与所述第二电源线连接;

20、所述第三晶体管的栅极与所述发光时间控制模块的输出端连接,所述第四晶体管的栅极和所述第七晶体管的栅极均与第一扫描线连接,所述第四晶体管的第一极与所述第一数据线连接,所述第四晶体管的第二极与所述第三晶体管的第一极连接,所述第七晶体管的第一极与所述第三晶体管的第二极连接,所述第七晶体管的第二极与所述第三晶体管的栅极连接;所述第八晶体管的栅极与第二扫描线连接,所述第八晶体管的第一极接入所述第二初始化电压,所述第八晶体管的第二极与所述第三晶体管的栅极连接;所述第三电容的第一极与所述第一电源线连接,所述第三电容的第二极与所述第三晶体管的栅极连接。

21、可选地,所述第二驱动模块包括第二驱动单元、第二数据写入单元、第三存储单元、第三发光控制单元、第四发光控制单元和第二初始化单元;

22、所述第二数据写入单元用于将第二数据线上传输的第二数据电压写入至所述第二驱动单元的控制端,所述第三存储单元与所述第二驱动单元的控制端连接;

23、所述第三发光控制单元的第一端与所述第一电源线连接,所述第三发光控制单元的第二端与所述第二驱动单元的第一端连接,所述第二驱动单元的第二端与所述第四发光控制单元的第一端连接,所述第四发光控制单元的第二端与所述发光时间控制模块的输入端连接;

24、所述第二初始化单元的第一端接入第二初始化电压,所述第二初始化单元的第二端与所述发光时间控制模块的输入端连接,所述第二初始化单元用于在所述第二驱动单元对所述第一存储单元充电之前控制所述本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括:第一驱动模块、发光时间控制模块、第二驱动模块和发光模块;

2.根据权利要求1所述的像素电路,其特征在于,所述发光时间控制模块包括第一存储单元、放电单元、放电控制单元和耦合单元;

3.根据权利要求2所述的像素电路,其特征在于,所述放电控制单元包括比较子单元和反相子单元,所述比较子单元的第一端接入所述第一初始化电压,所述比较子单元的第二端与所述第一存储单元的第一端连接,所述比较子单元的第三端与所述反相子单元的第一端连接,所述反相子单元的第二端与所述放电单元的控制端连接;

4.根据权利要求2所述的像素电路,其特征在于,所述第一存储单元包括第一电容,所述放电单元包括第一晶体管,所述耦合单元包括第二电容和第二晶体管;

5.根据权利要求1所述的像素电路,其特征在于,所述第一驱动模块包括第一驱动单元、第一数据写入单元、第二存储单元、第一发光控制单元和第二发光控制单元;

6.根据权利要求2所述的像素电路,其特征在于,所述第二驱动模块包括第二驱动单元、第二数据写入单元、第三存储单元、第三发光控制单元、第四发光控制单元和第二初始化单元;

7.根据权利要求6所述的像素电路,其特征在于,所述像素电路的工作过程至少包括初始化阶段、数据电压写入阶段、充电阶段和发光阶段,所述第一扫描线、所述第二扫描线和所述第二发光控制信号线被配置传输扫描信号,以满足:

8.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1-7任一项所述的像素电路;

9.根据权利要求8所述的像素电路的驱动方法,其特征在于,所述发光时间控制模块包括第一存储单元、放电单元、放电控制单元和耦合单元,所述耦合单元的第一端作为所述发光时间控制模块的输入端,所述耦合单元的第二端与所述第一驱动模块的控制端连接;所述第一存储单元的第一端与所述耦合单元的第一端连接,所述第一存储单元的第二端接入第一电位信号;所述放电单元的第一端和所述与所述耦合单元的第一端连接,所述放电单元的第二端接入第二电位信号,所述放电控制单元的第一端接入第一初始化电压,所述放电控制单元的第二端与所述第一存储单元的第一端连接,所述放电控制单元的第三端与所述放电单元的控制端连接;

10.一种显示面板,其特征在于,包括如权利要求1-7任一项所述的像素电路。

...

【技术特征摘要】

1.一种像素电路,其特征在于,包括:第一驱动模块、发光时间控制模块、第二驱动模块和发光模块;

2.根据权利要求1所述的像素电路,其特征在于,所述发光时间控制模块包括第一存储单元、放电单元、放电控制单元和耦合单元;

3.根据权利要求2所述的像素电路,其特征在于,所述放电控制单元包括比较子单元和反相子单元,所述比较子单元的第一端接入所述第一初始化电压,所述比较子单元的第二端与所述第一存储单元的第一端连接,所述比较子单元的第三端与所述反相子单元的第一端连接,所述反相子单元的第二端与所述放电单元的控制端连接;

4.根据权利要求2所述的像素电路,其特征在于,所述第一存储单元包括第一电容,所述放电单元包括第一晶体管,所述耦合单元包括第二电容和第二晶体管;

5.根据权利要求1所述的像素电路,其特征在于,所述第一驱动模块包括第一驱动单元、第一数据写入单元、第二存储单元、第一发光控制单元和第二发光控制单元;

6.根据权利要求2所述的像素电路,其特征在于,所述第二驱动模块包括第二驱动单元、第二数据写入单元、第三存储单元、第三发光控制单元、第四发光控制单元和第...

【专利技术属性】
技术研发人员:黄飞
申请(专利权)人:成都辰显光电有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1