System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本公开涉及显示,尤其涉及一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。
技术介绍
1、栅极驱动电路(也称扫描驱动电路)为显示装置中的重要组成部分。栅极驱动电路可以包括多级级联的移位寄存器,每一级移位寄存器分别与显示装置中的一行栅线电连接电连接。栅极驱动电路可以向显示装置中的多条栅线中逐行输入扫描信号(也可以称为栅信号),分别驱动显示装置中各行子像素进行显示扫描,进而使得显示装置能够进行画面显示。
2、在显示装置中设置栅极驱动电路,能够有效降低成本、提高良率。
技术实现思路
1、一方面,提供一种移位寄存器。所述移位寄存器,包括:第一扫描单元、防漏电单元和防漏电输入单元。所述第一扫描单元包括:第一输入电路,与输入信号端、第一上拉节点及第一防漏电节点电连接;所述第一输入电路被配置为,响应于在所述输入信号端处接收的输入信号,将所述输入信号传输至所述第一上拉节点。所述防漏电输入单元与第一电压信号端、第二电压信号端及防漏电输入节点电连接;所述防漏电输入单元被配置为,将所述第一电压信号传输至所述防漏电输入节点;或,将所述第二电压信号传输至所述防漏电输入节点。所述防漏电单元与所述第一上拉节点、所述第一防漏电节点及所述防漏电输入节点电连接;所述防漏电单元被配置为,在所述第一上拉节点的电压的控制下,将来自所述防漏电输入节点的第一电压信号或第二电压信号传输至所述第一防漏电节点。
2、在一些实施例中,所述防漏电输入单元包括:第一防漏电输入电路和第二防漏电输入电路。所述第一防漏
3、在一些实施例中,所述第一防漏电输入电路包括:第一晶体管。所述第一晶体管的控制极与所述第一电压信号端电连接,所述第一晶体管的第一极与所述第一电压信号端电连接,所述第一晶体管的第二极与所述防漏电输入节点电连接。所述第二防漏电输入电路包括:第二晶体管。所述第二晶体管的控制极与所述第二电压信号端电连接,所述第二晶体管的第一极与所述第二电压信号端电连接,所述第二晶体管的第二极与所述防漏电输入节点电连接。
4、在一些实施例中,所述防漏电单元包括:第一防漏电电路。所述第一防漏电电路与所述第一上拉节点、所述防漏电输入节点及所述第一防漏电节点电连接;所述第一防漏电电路被配置为,在所述第一上拉节点的电压的控制下,将来自所述防漏电输入节点的所述第一电压信号或所述第二电压信号传输至所述第一防漏电节点。
5、在一些实施例中,所述第一防漏电电路包括:第三晶体管。所述第三晶体管的控制极与所述第一上拉节点电连接,所述第三晶体管的第一极与所述防漏电输入节点电连接,所述第三晶体管的第二极与所述第一防漏电节点电连接。
6、在一些实施例中,所述移位寄存器,还包括:第二扫描单元。所述第二扫描单元包括:第二输入电路,与所述输入信号端、第二上拉节点及第二防漏电节点电连接;所述第二输入电路被配置为,响应于在所述输入信号端处接收的输入信号,将所述输入信号传输至所述第二上拉节点。所述防漏电单元还与所述第二上拉节点及所述第二防漏电节点电连接;所述防漏电单元还被配置为,在所述第二上拉节点的电压的控制下,将来自所述防漏电输入节点的第一电压信号或第二电压信号传输至所述第二防漏电节点。
7、在一些实施例中,所述防漏电单元还包括:第二防漏电电路。所述第二防漏电电路与所述第二上拉节点、所述防漏电输入节点及所述第二防漏电节点电连接;所述第二防漏电电路被配置为,在所述第二上拉节点的电压的控制下,将来自所述防漏电输入节点的所述第一电压信号或所述第二电压信号传输至所述第二防漏电节点。
8、在一些实施例中,所述第二防漏电电路包括:第四晶体管。所述第四晶体管的控制极与所述第二上拉节点电连接,所述第四晶体管的第一极与所述防漏电输入节点电连接,所述第四晶体管的第二极与所述第二防漏电节点电连接。
9、在一些实施例中,所述第一扫描单元还包括:第一输出电路,与所述第一上拉节点、第一时钟信号端、第二时钟信号端、移位信号端及第一扫描信号端电连接;所述第一输出电路被配置为,在所述第一上拉节点的电压的控制下,将在所述第一时钟信号端处接收的第一时钟信号传输至所述移位信号端;及,在所述第一上拉节点的电压的控制下,将在所述第二时钟信号端处接收的第二时钟信号传输至第一扫描信号端。在所述移位寄存器还包括第二扫描单元的情况下,所述第二扫描单元还包括:第二输出电路,与所述第二上拉节点、第三时钟信号端及第二扫描信号端电连接;所述第二输出电路被配置为,在所述第二上拉节点的电压的控制下,将在所述第三时钟信号端处接收的第三时钟信号传输至所述第二扫描信号端。
10、在一些实施例中,所述第一输入电路包括:第五晶体管和第六晶体管。所述第五晶体管的控制极与所述输入信号端电连接,所述第五晶体管的第一极与所述输入信号端电连接,所述第五晶体管的第二极与所述第六晶体管的第一极及所述第一防漏电节点电连接。所述第六晶体管的控制极与所述输入信号端电连接,所述第六晶体管的第二极与所述第一上拉节点电连接。所述第一输出电路包括:第七晶体管、第八晶体管和第一电容器。所述第七晶体管的控制极与所述第一上拉节点电连接,所述第七晶体管的第一极与所述第一时钟信号端电连接,所述第七晶体管的第二极与所述移位信号端电连接。所述第八晶体管的控制极与所述第一上拉节点电连接,所述第八晶体管的第一极与所述第二时钟信号端电连接,所述第八晶体管的第二极与所述第一扫描信号端电连接。所述第一电容器的第一端与所述第一上拉节点电连接,所述第一电容器的第二端与所述第一扫描信号端电连接。所述第二输入电路包括:第九晶体管和第十晶体管。所述第九晶体管的控制极与所述输入信号端电连接,所述第九晶体管的第一极与所述输入信号端电连接,所述第九晶体管的第二极与所述第十晶体管的第一极及所述第二防漏电节点电连接。所述第十晶体管的控制极与所述输入信号端电连接,所述第十晶体管的第二极与所述第二上拉节点电连接。所述第二输出电路包括:第十一晶体管和第二电容器。所述第十一晶体管的控制极与所述第二上拉节点电连接,所述第十一晶体管的第一极与所述第三时钟信号端电连接,所述第十一晶体管的第二极与所述第二扫描信号端电连接。所述第二电容器的第一端与所述第二上拉节点电连接,所述第二电容器的第二端与所述第二扫描信号端电连接。
11、在一些实施例中,所述第一输出电路还与第五时钟信号端及第一感测信号端电连接;所述第一输出电路还被配置为,在所述第一上拉节点的电压的控制下,将在所述第五时钟信号端处接收的第五时钟信号传输至所述第一感测信号端。所述第二输本文档来自技高网...
【技术保护点】
1.一种移位寄存器,其特征在于,包括:第一扫描单元、防漏电单元和防漏电输入单元;
2.根据权利要求1所述的移位寄存器,其特征在于,所述防漏电输入单元包括:第一防漏电输入电路和第二防漏电输入电路;
3.根据权利要求2所述的移位寄存器,其特征在于,
4.根据权利要求1~3中任一项所述的移位寄存器,其特征在于,所述防漏电单元包括:第一防漏电电路;
5.根据权利要求4所述的移位寄存器,其特征在于,
6.根据权利要求1~5中任一项所述的移位寄存器,其特征在于,还包括:第二扫描单元;
7.根据权利要求6所述的移位寄存器,其特征在于,所述防漏电单元还包括:第二防漏电电路;
8.根据权利要求7所述的移位寄存器,其特征在于,
9.根据权利要求1~8中任一项所述的移位寄存器,其特征在于,
10.根据权利要求9所述的移位寄存器,其特征在于,
11.根据权利要求9或10所述的移位寄存器,其特征在于,
12.根据权利要求1~11中任一项所述的移位寄存器,其特征在于,
< ...【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:第一扫描单元、防漏电单元和防漏电输入单元;
2.根据权利要求1所述的移位寄存器,其特征在于,所述防漏电输入单元包括:第一防漏电输入电路和第二防漏电输入电路;
3.根据权利要求2所述的移位寄存器,其特征在于,
4.根据权利要求1~3中任一项所述的移位寄存器,其特征在于,所述防漏电单元包括:第一防漏电电路;
5.根据权利要求4所述的移位寄存器,其特征在于,
6.根据权利要求1~5中任一项所述的移位寄存器,其特征在于,还包括:第二扫描单元;
7.根据权利要求6所述的移位寄存器,其特征在于,所述防漏电单元还包括:第二防漏电电路;
8.根据权利要求7所述的移位寄存器,其特征在于,
9.根据权利要求1~8中任一项所述的移位寄存器,其特征在于,
10.根据权利要求9所述的移位寄存...
【专利技术属性】
技术研发人员:冯雪欢,李永谦,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。