操作存储模块的方法、存储模块和存储器系统技术方案

技术编号:40116388 阅读:29 留言:0更新日期:2024-01-23 19:58
公开了操作存储模块的方法、存储模块和存储器系统,所述方法包括:基于从主机接收的信息来设置特性值,所述信息包括与以多个高速缓存行为单位的写入数据的大小相关的信息;以及基于从主机接收的单个写入命令,连续地接收以所述多个高速缓存行为单位的写入数据。

【技术实现步骤摘要】

本公开的实施例涉及存储器系统,并且更具体地,涉及能够支持单个串行化写入接口方案(single serialized write interfacing scheme)的存储模块及其操作方法。


技术介绍

1、双倍数据速率同步动态随机存取存储器(ddr sdram)是一种用在计算机中的存储器集成电路(ic)。ddr sdram可通过使用电子数据和时钟信号的时序控制来实现更快的传输速度,并且可在时钟信号的上升沿和下降沿两者上传输数据。因此,与使用相同时钟频率的sdr sdram(单倍数据速率同步动态随机存取存储器)接口相比,ddr sdram可有效地使数据总线带宽加倍。

2、当执行写入操作时,可响应于ddr接口上的一个写入命令而发送与一个高速缓存行(在下文中,“cl”)的大小对应的写入数据。例如,当与特定工作负载对应的写入数据的大小是“n”个高速缓存行的大小(“n”是大于或等于“1”的整数)时,为了将写入数据存储在存储模块中,“n”个写入命令应被发送到存储模块。因此,随着写入数据的大小增大,将被一起发送的写入命令的数量也增加。这种写入命令的数量的增加本文档来自技高网...

【技术保护点】

1.一种操作存储模块的方法,所述方法包括:

2.根据权利要求1所述的方法,其中,连续地接收写入数据的步骤包括:基于第二时间的间隔,交替地接收与多个存储体组之中的不同存储体组对应的数据。

3.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括基于所述单个写入命令:

4.根据权利要求3所述的方法,其中,针对第一存储体组的写入操作和针对第二存储体组的写入操作均基于列步幅方案在一个方向上被执行。

5.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括:

6.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括...

【技术特征摘要】

1.一种操作存储模块的方法,所述方法包括:

2.根据权利要求1所述的方法,其中,连续地接收写入数据的步骤包括:基于第二时间的间隔,交替地接收与多个存储体组之中的不同存储体组对应的数据。

3.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括基于所述单个写入命令:

4.根据权利要求3所述的方法,其中,针对第一存储体组的写入操作和针对第二存储体组的写入操作均基于列步幅方案在一个方向上被执行。

5.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括:

6.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括:

7.根据权利要求2所述的方法,其中,交替地接收所述数据的步骤包括:

8.根据权利要求1所述的方法,其中,连续地接收写入数据的步骤包括:基于第一时间连续地接收将被存储在同一存储体组中的数据。

9.根据权利要求1至8中的任一项所述的方法,其中,所述单个写入命令用1位来实现。

10.根据权利要求1至8中的任一项所述的方法,其中,所述特性值包括与将被连续接收的高速缓存行单元数据的数量相关的特性值。

11.根据权利要求10所述的方法,其中,所述特性值包括与数据是否将被存储在多个存储体组中的同一存储体组...

【专利技术属性】
技术研发人员:吴斗焕申院济高恩星
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1