阵列基板制造技术

技术编号:39747546 阅读:9 留言:0更新日期:2023-12-17 23:45
本发明专利技术公开了一种阵列基板

【技术实现步骤摘要】
阵列基板、显示面板及显示装置


[0001]本专利技术涉及显示器
,更具体而言,涉及到一种阵列基板

显示面板及显示装置


技术介绍

[0002]目前高刷新率

超窄边框的显示面板已逐渐成为主流的显示面板

在相关技术中,多颗数据驱动电路
(Source Driver IC)
设置在阵列基板中间

多根数据线
(Data Line)
分别连接
Source Driver IC
和对应的一列像素

如此,
Source Driver IC
可以通过数据线驱动对应的一列像素

[0003]由于
Source Driver IC
居中设置,到多列像素距离不同,且受限于超窄边框需求又无法实现等电阻配线,因此,多根数据线以扇形
(Fanout)
走线,不同的数据线电阻不相同

[0004]另一方面,在高刷新率显示面板中,一帧充电时间相对较短,不同电阻的数据线对应的一列像素会出现像素充电不一的问题,从而导致显示面板出现竖纹不良
(Block Mura)
的情况


技术实现思路

[0005]本专利技术实施方式提供一种阵列基板

显示面板及显示装置

本专利技术实施方式提供的阵列基板包括衬底基板

多列像素

驱动电路以及多根第一走线

其中,所述多列像素设置在所述衬底基板上,所述驱动电路居中设置在所述衬底基板上

所述多根第一走线设置在所述衬底基板上,所述多根第一走线分别连接对应一列所述像素与所述驱动电路

所述驱动电路通过所述多根第一走线驱动所述多列像素,所述多根第一走线的负载基本一致

[0006]驱动电路通过一根第一走线对一列像素输出驱动电流,来驱动一列像素

每一列像素对应有一个负载

在驱动电路对一列像素输出驱动电流的时候,输出的驱动电流大小和负载有关,若像素对应的负载基本一致,驱动电路对像素输出的驱动电流也基本一致

阵列基板上每一根第一走线的负载基本一致,在驱动电路驱动像素的时候,驱动电路对每一列的像素输出的驱动电流基本一致,可以缓解或消除显示面板出现的竖纹不良的情况

[0007]在某些实施方式中,每根所述第一走线包括与所述驱动电路连接的第一段和与所述对应一列像素连接的第二段

所述多个第一段基本沿所述阵列基板的列方向排布,所述第二段基本沿所述阵列基板的行方向延伸

沿所述行方向从中间向两侧,所述第一段的长度逐渐变短,以补偿所述第一走线由于对应的所述第二段的长度逐渐变长导致的长度不一

[0008]可以更改第一走线的布局,使得衬底基板中间的第一走线对应第一段的长度最长,设置在衬底基板两侧的第一走线对应第一段的长度最短,来补偿第一走线的长短不一致,进而补偿由于第一走线的长短不一致所导致的负载不一致

[0009]在某些实施方式中,所述第一段包括蛇形部分,沿所述行方向从中间向两侧,所述
蛇形部分的长度逐渐变短

[0010]蛇形部分可以补偿第一段的长度,进而补偿第一走线的长度

通过补偿第一走线的长度,补偿第一走线的长短不一致,进而补偿由于第一走线的长短不一致所导致的负载不一致,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0011]在某些实施方式中,沿所述行方向从中间向两侧,所述第一段的寄生电容逐渐变小

[0012]由于第一走线之间的布局导致对应的寄生电容也不同,可以影响到第一走线的负载

可以通过设置第一走线之间的布局,改变第一走线的寄生电容,对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0013]在某些实施方式中,所述多个第一段两两交叠,沿所述行方向从中间向两侧,每对所述第一段交叠的面积逐渐变小

[0014]通过每两个第一走线的第一段相互交叠来设置第一走线对应的寄生电容值,对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0015]在某些实施方式中,所述多个第一段依次交叠,沿所述行方向从中间向两侧,每个所述第一段与相邻两个所述第一段交叠的面积逐渐变小

[0016]通过第一段依次交叠的交叠面积来设置第一走线对应的寄生电容值,对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0017]在某些实施方式中,所述显示面板还包括第二基板和多根第二走线

所述第二基板和所述衬底基板相对设置,所述多根第一走线设置在靠近所述第二基板的一侧

所述多根第二走线设置在所述第二基板上靠近所述衬底基板的一侧,沿所述行方向从中间向两侧,所述第二走线在所述衬底基板的正投影与所述第一走线的重合部分的面积逐渐变小

[0018]通过引进第二基板和第二走线,通过设置第二走线和第一走线之间的布局也可以设置第一走线对应的寄生电容值,对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0019]在某些实施方式中,所述第二走线在所述衬底基板的正投影与所述第一走线的重合部分在所述第一段上

[0020]第二走线和第一走线之间的交叠部分在第一段上,可以对第一走线的第一段上进行电容补偿,对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0021]在某些实施方式中,所述第二走线在所述衬底基板的正投影与所述第一走线的重合部分在所述第一段和所述第二段上

沿所述行方向从中间向两侧,所述第二走线在所述衬底基板的正投影与所述第二段的重合面积逐渐变大,所述第二走线在所述衬底基板的正投影与所述第一段的重合面积逐渐变小

[0022]在相同的交叠面积下,第二走线在第一段补偿的电容大于第一走线在第二段补偿的电容

而沿行方向从中间向两侧,第二走线和第二段的交叠面积逐渐变大,第二走线和第一段的交叠面积逐渐变小

因此衬底基板的中间第一走线上补偿的电容进一步增大了,衬底基板两侧第一走线上补偿的电容进一步变小了,有利于对负载较小的第一走线进行电容补偿,使得驱动电路对每一列的像素输出的驱动电流基本一致

[0023]本专利技术实施方式提供一种显示面板,所述显示面板包括上述任意一种实施方式的阵列基板<本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种阵列基板,其特征在于,包括:衬底基板;多列像素,所述多列像素设置在所述衬底基板上;驱动电路,所述驱动电路居中设置在所述衬底基板上;多根第一走线,所述多根第一走线设置在所述衬底基板上,所述多根第一走线分别连接对应一列所述像素与所述驱动电路,所述驱动电路通过所述多根第一走线驱动所述多列像素,所述多根第一走线的负载基本一致
。2.
根据权利要求1所述的阵列基板,其特征在于,每根所述第一走线包括与所述驱动电路连接的第一段和与所述对应一列像素连接的第二段,所述多个第一段基本沿所述阵列基板的列方向排布,所述第二段基本沿所述阵列基板的行方向延伸,沿所述行方向从中间向两侧,所述第一段的长度逐渐变短,以补偿所述第一走线由于对应的所述第二段的长度逐渐变长导致的长度不一
。3.
根据权利要求2所述的阵列基板,其特征在于,所述第一段包括蛇形部分,沿所述行方向从中间向两侧,所述蛇形部分的长度逐渐变短
。4.
根据权利要求2所述的阵列基板,其特征在于,沿所述行方向从中间向两侧,所述第一段的寄生电容逐渐变小
。5.
根据权利要求4所述的阵列基板,其特征在于,所述多个第一段两两交叠,沿所述行方向从中间向两侧,每对所述第一段交叠的面积逐渐变小
。6.
根据权利要求4所述的阵列基板,其特...

【专利技术属性】
技术研发人员:陈爱诗王海宏古宏刚
申请(专利权)人:南京京东方显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1