像素驱动电路以及显示面板制造技术

技术编号:39717809 阅读:9 留言:0更新日期:2023-12-17 23:25
本发明专利技术涉及显示面板的电路领域,提供一种像素驱动电路以及显示面板,其中,像素驱动电路包括

【技术实现步骤摘要】
像素驱动电路以及显示面板


[0001]本专利技术涉及显示面板的电路领域,具体地说,涉及一种像素驱动电路以及显示面板


技术介绍

[0002]相比传统技术中的液晶显示面板,
OLED(Organic Light Emitting Diode
,有机发光二极管
)
显示面板具有反应速度更快

色纯度和亮度更优

对比度更高

视角更广等特点

因此,逐渐得到了显示技术开发商日益广泛的关注
。OLED
显示面板包括像素阵列以及控制像素阵列的像素驱动电路,像素阵列中的发光像素在像素驱动电路

扫描驱动电路和发光驱动电路的共同作用下发光

[0003]在
OLED
显示面板的静态画面场景下,降低刷新率可显著降低功耗

低刷新率下,由于像素驱动电路的驱动晶体管
(Driving TFT)
的迟滞效应

开关晶体管
(Switch TFT)
的漏电以及
OLED
器件的充电延迟,显示面板将发生肉眼显著可见的画面闪烁,影响使用体验与画面质量

其中由于缺陷电荷发射带来的非平衡高漏电是闪烁的重要原因之一

[0004]需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本专利技术的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息


技术实现思路

[0005]有鉴于此,本专利技术提供一种像素驱动电路以及显示面板,以至少解决上述问题

[0006]本专利技术的一个方面提供一种像素驱动电路,包括:
[0007]第一晶体管,所述第一晶体管的第一极连接于数据信号,第二极连接于第一节点,栅极连接于第二扫描信号;
[0008]第二晶体管,所述第二晶体管的第一极连接于所述第一节点,第二极连接于第三节点,栅极连接于第二节点;
[0009]第三晶体管,所述第三晶体管的第二极连接于所述第三节点,栅极连接于所述第二扫描信号;
[0010]第四晶体管,所述第四晶体管的第一极连接于第一电源电压,第二极连接于所述第一节点,栅极连接于发光控制信号;
[0011]第五晶体管,所述第五晶体管的第一极连接于所述第三节点,第二极连接于发光二极管的第一极,栅极连接于所述发光控制信号;
[0012]第六晶体管,所述第六晶体管的第二极连接于第一初始化信号,栅极连接于第一扫描信号;
[0013]第七晶体管,所述第七晶体管的第一极连接于发光二极管的第一极,第二极连接于第二初始化信号,栅极连接于第一重置信号;
[0014]第九晶体管,所述第九晶体管的第一极连接于所述第二节点,第二极连接于所述第六晶体管的第一极,栅极连接于第二重置信号;
[0015]第一电容,所述第一电容的第一极连接于所述第一电源电压,第二极连接于所述第二节点

[0016]在一些实施例中,所述第三晶体管的第一极连接于第四节点

[0017]在一些实施例中,所述像素驱动电路还包括:
[0018]第八晶体管,所述第八晶体管的第一极连接于所述第一节点,第二极连接于第三初始化信号,栅极连接于所述第一重置信号

[0019]在一些实施例中,所述第一晶体管至所述第九晶体管均为
P

MOS


[0020]在一些实施例中,所述第一晶体管至所述第八晶体管为
P

MOS
管,所述第九晶体管为
N

MOS


[0021]在一些实施例中,所述像素驱动电路还包括:
[0022]第八晶体管,所述第八晶体管的第一极连接于所述第一节点,第二极连接于第三初始化信号,栅极连接于所述第一重置信号;
[0023]第十晶体管,所述第十晶体管的第一极连接于所述第二节点,第二极连接于所述第三晶体管的第一极,栅极连接于所述第二重置信号

[0024]在一些实施例中,所述第二晶体管为背栅结构,其背栅极连接于第一参考电位

[0025]在一些实施例中,所述像素驱动电路还包括:
[0026]第二电容,所述第二电容的第一极连接于所述第四节点,第二极连接于所述第一电源电压

[0027]在一些实施例中,所述发光二极管的第二极连接于第二电源电压

[0028]在一些实施例中,
[0029]在所述发光控制信号的同一高电位阶段,所述第二重置信号与所述第一扫描信号具有相同时刻的下降沿,所述第二重置信号与所述第二扫描信号具有相同时刻的上升沿;
[0030]在所述发光控制信号的同一高电位阶段,所述第一重置信号的下降沿在所述第二重置信号上升沿之后,所述第一重置信号的上升沿在所述发光控制信号的本次高电位阶段结束前

[0031]在一些实施例中,
[0032]在显示画面的一帧时间内,所述第一重置信号

所述第二重置信号和所述发光控制信号的频率相同,所述第一扫描信号和所述第二扫描信号的频率相同;
[0033]在显示画面的一帧时间内,所述第一重置信号的频率至少为所述第一扫描信号的两倍

[0034]本专利技术的另一个方面还提供一种显示面板,其特征在于,包括上述任一项所述的像素驱动电路

[0035]本专利技术与现有技术相比的有益效果至少包括:
[0036]本专利技术的像素驱动电路以及显示面板,通过在像素驱动电路中添加“发射电荷回收”结构,将发射电荷带来的画面闪烁变为高频从而不能被人眼识别

具体地,在低刷新率情况下,第九晶体管在第一重置信号的作用下,在一帧画面时间内不断打开和关闭,第九晶体管关闭时向第一电容发射电荷,显示面板的亮度随之下降,打开时从第一电容中捕获电荷,也即发射电荷的回收,显示面板的亮度随之回升,形成闪烁

如此,在下一帧到来之前往复若干次,将显示面板的亮度闪烁变成高频,从而不能被人眼识别,提升显示效果

[0037]应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本专利技术

附图说明
[0038]此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本专利技术的实施例,并与说明书一起用于解释本专利技术的原理

显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图

[0039]图1示出本专利技术的一种显示面板的电路结构示意图;
[0040]图2示出本专利技术第一实施例的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种像素驱动电路,其特征在于,包括:第一晶体管,所述第一晶体管的第一极连接于数据信号,第二极连接于第一节点,栅极连接于第二扫描信号;第二晶体管,所述第二晶体管的第一极连接于所述第一节点,第二极连接于第三节点,栅极连接于第二节点;第三晶体管,所述第三晶体管的第二极连接于所述第三节点,栅极连接于所述第二扫描信号;第四晶体管,所述第四晶体管的第一极连接于第一电源电压,第二极连接于所述第一节点,栅极连接于发光控制信号;第五晶体管,所述第五晶体管的第一极连接于所述第三节点,第二极连接于发光二极管的第一极,栅极连接于所述发光控制信号;第六晶体管,所述第六晶体管的第二极连接于第一初始化信号,栅极连接于第一扫描信号;第七晶体管,所述第七晶体管的第一极连接于发光二极管的第一极,第二极连接于第二初始化信号,栅极连接于第一重置信号;第九晶体管,所述第九晶体管的第一极连接于所述第二节点,第二极连接于所述第六晶体管的第一极,栅极连接于第二重置信号;第一电容,所述第一电容的第一极连接于所述第一电源电压,第二极连接于所述第二节点
。2.
根据权利要求1所述的像素驱动电路,其特征在于,所述第三晶体管的第一极连接于第四节点
。3.
根据权利要求2所述的像素驱动电路,其特征在于,还包括:第八晶体管,所述第八晶体管的第一极连接于所述第一节点,第二极连接于第三初始化信号,栅极连接于所述第一重置信号
。4.
根据权利要求3所述的像素驱动电路,其特征在于,所述第一晶体管至所述第九晶体管均为
P

MOS

。5.
根据权利要求3所述的像素驱动电路,其特征在于,所述第一晶体管至所述第八晶体管为
P

MOS
管,所述第九晶体管为
N
...

【专利技术属性】
技术研发人员:谷朝辉贾志楠李皓哲林信志梁逸南
申请(专利权)人:上海和辉光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1