一种可变占空比的时钟产生电路及电子设备制造技术

技术编号:39410879 阅读:21 留言:0更新日期:2023-11-19 16:02
本发明专利技术提供了一种可变占空比的时钟产生电路及电子设备,涉及电路技术领域,包括:信号产生电路、占空比校正电路和频率倍频电路;信号产生电路、占空比校正电路和频率倍频电路依次串联;信号产生电路用于产生振荡信号;占空比校正电路用于接收振荡信号,将振荡信号转换为占空比为预设百分比的时钟信号,将时钟信号发送至频率倍频电路;频率倍频电路用于接收时钟信号,将时钟信号进行延迟处理得到延迟信号,基于延迟信号和时钟信号确定倍频时钟信号。该方式中,通过将信号产生电路产生的振荡信号发送至占空比校正电路进行校正,保证了发送至频率倍频电路的时钟信号的占空比满足预设百分比,从而使得到的倍频时钟信号的频率具有稳定性。有稳定性。有稳定性。

【技术实现步骤摘要】
一种可变占空比的时钟产生电路及电子设备


[0001]本专利技术涉及电路
,尤其是涉及一种可变占空比的时钟产生电路及电子设备。

技术介绍

[0002]锁相环是目前射频接收机中频率综合器的主要结构形式,时钟产生高精度、低相位噪声的输出时钟信号有助于提升锁相环的性能。
[0003]对于锁相环输入时钟信号的频率无法提高的场景中,通常会对时钟信号进行倍频,以此来降低锁相环的带内噪声以及量化噪声。
[0004]在对时钟信号进行倍频时,如果输入频率倍频电路的时钟信号的占空比偏离50%,会使得输出的倍频时钟信号的频率稳定性降低,进一步恶化锁相环的相噪。

技术实现思路

[0005]有鉴于此,本专利技术的目的在于提供一种可变占空比的时钟产生电路及电子设备,以校正时钟信号的占空比,使得输出的倍频时钟信号的频率具有稳定性。
[0006]第一方面,本专利技术实施例提供了一种可变占空比的时钟产生电路,包括:信号产生电路、占空比校正电路和频率倍频电路;信号产生电路、占空比校正电路和频率倍频电路依次串联;信号产生电路用于产生振荡信本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种可变占空比的时钟产生电路,其特征在于,所述时钟产生电路包括:信号产生电路、占空比校正电路和频率倍频电路;所述信号产生电路、所述占空比校正电路和所述频率倍频电路依次串联;所述信号产生电路用于产生振荡信号,将所述振荡信号发送至所述占空比校正电路;所述占空比校正电路用于接收所述振荡信号,将所述振荡信号转换为占空比为预设百分比的时钟信号,将所述时钟信号发送至所述频率倍频电路;所述频率倍频电路用于接收所述时钟信号,将所述时钟信号进行延迟处理得到延迟信号,基于所述延迟信号和所述时钟信号确定倍频时钟信号。2.根据权利要求1所述的时钟产生电路,其特征在于,所述信号产生电路包括振荡器、晶振、第一电容、第二电容、第三电容和第四电容;所述晶振与所述振荡器的输入端和输出端连接,所述第一电容的上极板与所述振荡器的输入端连接,所述第一电容的下极板接地,所述第二电容的上极板与所述振荡器的输出端连接,所述第二电容的下极板接地,所述第三电容的上极板与所述振荡器的输入端以及所述晶振连接,所述第三电容的下极板接地,所述第四电容的上极板与所述振荡器的输出端以及所述晶振连接,所述第四电容的下极板接地。3.根据权利要求2所述的时钟产生电路,其特征在于,所述占空比校正电路包括占空比调整电路和占空比验证电路,所述占空比调整电路和所述占空比验证电路并联;所述占空比调整电路用于接收所述振荡信号,将所述振荡信号转换为待验证时钟信号,将所述待验证时钟信号发送至所述占空比验证电路;所述占空比验证电路用于接收所述待验证时钟信号,将所述待验证时钟信号进行取反处理得到取反逻辑信号,基于所述取反逻辑信号对所述待验证时钟信号进行验证。4.根据权利要求3所述的时钟产生电路,其特征在于,...

【专利技术属性】
技术研发人员:罗光龚海波苏黎明
申请(专利权)人:成都明夷电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1