一种控制电路电压稳定性的方法及电路技术

技术编号:38759866 阅读:14 留言:0更新日期:2023-09-10 09:44
一种控制电路电压稳定性的电路,包括:主低压差线性稳压器LDO,用于为至少一个子LDO提供电压,至少一个子LDO中的每个子LDO,均用于为与子LDO连接的电子器件提供电压;比较器,用于比较子LDO的输出电压与主LDO的输出电压;供电电路,用于在子LDO的输出产生下冲电压时,为子LDO的输出端提供供电通路;放电电路,用于在子LDO的输出产生过冲电压时,为子LDO的输出端提供放电通路。这样,在电路中增加供电通路和放电通路,在下冲时进行供电,在过冲时进行放电,使得电路电压可以快速恢复稳定。使得电路电压可以快速恢复稳定。使得电路电压可以快速恢复稳定。

【技术实现步骤摘要】
一种控制电路电压稳定性的方法及电路


[0001]本专利技术涉及电子电路控制
,尤其涉及一种控制电路电压稳定性的方法及电路。

技术介绍

[0002]在电路电压对电子元器件供电期间,由于读写电压的不断切换,电路中的工作电流也在不间断的快速跳变,这样就会产生过冲电压。过冲电压的产生会对电路的性能产生较大的影响。因此如何控制电路电压的稳定性成为亟需解决的技术问题。

技术实现思路

[0003]为了解决现有技术中存在的问题,本申请实施例提供了一种控制电路电压的方法及电路、计算设备、计算机存储介质及包含计算机程序的产品,能够提高电路中电压的稳定性。
[0004]第一方面,本申请实施例提供一种控制电路电压稳定性的电路,其特征在于,电路包括:主低压差线性稳压器LDO,用于为至少一个子LDO提供电压,至少一个子LDO中的每个子LDO,均用于为与子LDO连接的电子器件提供电压;比较器,用于比较子LDO的输出电压与主LDO的输出电压;供电电路,用于在子LDO的输出产生下冲电压时,为子LDO的输出端提供供电通路;放电电路,用于在子LDO的输出产生过冲电压时,为子LDO的输出电路提供放电通路。
[0005]在一种可能的实现方式中,供电电路包括第一MOS管,第一MOS管的栅极与比较器的输出端电连接,第一MOS管根据比较器的输出导通或断开。
[0006]在一种可能的实现方式中,供电电路还包括第二MOS管,第二MOS管的源极与电源电连接,栅极与子LDO电连接,漏极与第一MOS管电连接。
[0007]在一种可能的实现方式中,在比较器的输出端输出低电平时,第一MOS管导通。
[0008]在一种可能的实现方式中,放电电路包括第三MOS管,第三MOS管的栅极与比较器的输出端电连接,第三MOS管根据比较器的输出导通或断开。
[0009]在一种可能的实现方式中,放电电路还包括n个第四MOS管,n个第四MOS管为并联连接,第四MOS管的栅极电压通过配置位配置得到,第四MOS管的漏极与第三MOS管的源极电连接,第四MOS管的源极与地线电连接。
[0010]在一种可能的实现方式中,n个第四MOS管根据子LDO输出端所接负载进行调整。
[0011]在一种可能的实现方式中,在比较器的输出端输出高电平时,第三MOS管导通。
[0012]第二方面,本申请实施例提供一种控制电路电压稳定性的方法,所述方法包括:基于主LDO输出的电压,与子LDO输出的电压,确定比较器输出端的电势;当比较器输出为低电平时,为所述子LDO的输出端提供供电通路;当比较器输出为高电平时,为所述子LDO的输出端提供放电通路。
[0013]第三方面,本申请实施例提供一种存储介质,包括计算机可读命令,当计算机读取
102内部构成一个环路,在VC发生变化时,通过电阻R、第二MOS管MB,第三MOS管Mg以及电流源,可以将变化反应在第一MOS管MP的栅极,即电压Vpass发生变化,例如,在VC突然增大时,Vpass也会相应的增大。这样,Vpass的改变会带来通过第一MOS管MP的电流的变化,这样会使VC维持在稳定的电位。
[0035]在该实施例中,在子LDO 102对电路供电时(即提供电压VC),例如,对SRAM供电,由于SRAM需要不断的读写,子LDO102对SRAM供电的电压也在不断地切换,导致电路中的工作电流也在不断的快速跳变,这样子LDO输出的电压就会不稳定,例如会产生过冲电压/下冲电压,而过冲电压/下冲电压的产生会对电路的性能造成较大的影响。
[0036]有鉴于此,本申请实施例提供一种控制电路电压稳定性的电路,在电路中增加放电电路与供电电路,在负载电流突然增加的情况下,打开放电电路,在负载电流突然减小时,打开供电电路,使得子LDO的输出电压快速回复到稳定值,从而实现减小子LDO输出的过冲电压/下冲电压,提高电路电压的稳定性。
[0037]示例性的,图3示出了一种控制电路电压稳定性的电路。下面,结合图1及图2中的内容,对图3进行介绍。图3与图1的不同之处在于,图3中的电路中新增了比较器310、供电电路320以及放电电路330。
[0038]其中,比较器310有两路输入,一路输出,其中,两路输入中的一路与主LDO的输出相连接,一路与子LDO的输出相连接。将主LDO的输出电压记为VC_main,比较器310的输出电压记为Vctrl,比较器可以用于比较VC_main和VC的值。其中,VC_main为主LDO输出的电压,其值较为平稳,可以作为比较器310的参考电压。当子LDO的输出稳定时,此时的VC与VC_main的值是相等的。当负载电流Iload发生突变,从轻载Imin切换到重载Imax时,子LDO的输出会产生下冲电压,即电压VC的值会小于电压VC_main的值,此时,比较器310的输出电压Vctrl为低电平。当负载电流Iload发生突变,从重载Imax切换到轻载Imin时,子LDO的输出会产生过冲电压,即电压VC的值会大于电压VC_main的值,此时,比较器310的输出电压Vctrl为高电平。
[0039]供电电路320包括MOS管MP1与MOS管MP2。其中,MOS管MP1的源极与电源相连接,由电源提供电压,漏极与MOS管MP2的源极相连接,栅极与图2中所示的MOS管MP的栅极相连接。MOS管MP2的漏极与子LDO的输出端相连接,栅极与比较器310的输出端相连接。供电电路320可以用于为子LDO的输出端提供供电通路。在子LDO的输出产生下冲电压时,Vctrl为低电平,此时MOS管MP2导通,MP1一直处于导通状态,此时可以产生供电通路,使得子LDO的输出电压快速恢复到稳定状态。该供电电路320为本申请实施例提供的供电电路的一种实现方式,其它任何可以在子LDO的输出产生下冲电压时,为子LDO提供供电通路的方式都在本申请的技术方案的范围之内,例如,根据具体的电路中的元器件,将MOS管替换为合适的电阻等。
[0040]放电电路330包括MOS管MN1,以及n个MOS管MNs。n为正整数。其中,MOS管MN1的漏极与子LDO的输出端相连接,源极与MOS管MNs的漏极相连接,栅极与比较器310的输出端相连接。n个MOS管MNs为并联关系,每个MOS管MNs的源极与地线相连接,栅极的电压通过配置位所配置得到。n个MOS管MNs的开通个数,可以根据子LDO所接负载的轻重(大小)进行调节,当子LDO所接负载较大时,MOS管MNs的开通个数可以比子LDO所接负载较小时开通个数多。放电电路330可以用于为子LDO的输出端提供电流泄放的线路。在子LDO的输出产生过冲电压
时,Vctrl为高电平,此时的MOS管MN1导通,使得电路可以通过MOS管MN1及MOS管MNs进行放电,使得子LDO的输出电压快速恢复到稳定状态。该放电电路330为本申请实施例提供的放电电路的一种实现方式,其它任何可以在子LDO的输出产生过冲电压时,为子LDO的输出电路提供放电通路的方式都在本申请的技术方案的范围之内,例如,根据具体的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种控制电路电压稳定性的电路,其特征在于,所述电路包括:主低压差线性稳压器LDO,用于为至少一个子LDO提供电压,所述至少一个子LDO中的每个所述子LDO,均用于为与所述子LDO连接的电子器件提供电压;比较器,用于比较所述子LDO的输出电压与所述主LDO的输出电压;供电电路,用于在所述子LDO的输出产生下冲电压时,为所述子LDO的输出端提供供电通路;放电电路,用于在所述子LDO的输出产生过冲电压时,为所述子LDO的输出端提供放电通路。2.根据权利要求1所述的电路,其特征在于,所述供电电路包括第一MOS管,所述第一MOS管的栅极与所述比较器的输出端电连接,所述第一MOS管根据所述比较器的输出导通或断开。3.根据权利要求2所述电路,其特征在于,所述供电电路还包括第二MOS管,所述第二MOS管的源极与电源电连接,栅极与所述子LDO电连接,漏极与所述第一MOS管电连接。4.根据权利要求2或3所述电路,其特征在于,在所述比较器的输出端输出低电平时,所述第一MOS管导通。5.根据权利要求...

【专利技术属性】
技术研发人员:洪亚茹薛庆华
申请(专利权)人:京微齐力北京科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1