快闪存储器装置及方法制造方法及图纸

技术编号:38756421 阅读:13 留言:0更新日期:2023-09-10 09:41
本发明专利技术提供使用于储存装置中并通过特定通信接口耦接于储存装置的快闪存储器控制器的快闪存储器装置及方法。本发明专利技术的快闪存储器装置中,储存单元阵列具有第一平面和第二平面并储存第一数据单元和第二数据单元。当命令暂存器接收并储存读取命令或数据切换命令时,数据暂存器缓冲从储存单元阵列传送的第一数据单元和第二数据单元。控制电路执行数据切换操作以控制数据暂存器选择传送第一和第二数据单元数据单元到输入/输出控制电路,以使输入/输出控制电路依序地传输第一数据单元和第二数据单元因应于读取命令或数据切换命令通过特定通信接口连接到快闪存储器控制器。第一数据单元传输之后是第二数据单元传输。据单元传输之后是第二数据单元传输。据单元传输之后是第二数据单元传输。

【技术实现步骤摘要】
快闪存储器装置及方法


[0001]本专利技术有关于一种快闪存储器数据通信机制,特别有关于一种能够提供多个平面操作的快闪存储器装置、快闪存储器控制器和方法。

技术介绍

[0002]一般而言,基于传统快闪存储器装置的电路设计,外部耦接到快闪存储器装置的一传统快闪存储器控制器,需要发出并发送多个读取命令,以分别读取出该传统的快闪存储器装置的多个不同平面的平面数据,这样的命令序列比较复杂,且也需要等待较长的时间。

技术实现思路

[0003]因此,本专利技术的目的之一在于提供一种快闪存储器装置、快闪存储器控制器及相应的方法,以解决上述的问题。
[0004]根据本专利技术的实施例,其揭示了一种快闪存储器装置,该快闪存储器装置被使用于一储存装置中并通过一特定通信接口来耦接到该储存装置的一快闪存储器控制器,其包括有一输入/输出(I/O)控制电路、一命令暂存器、一储存单元阵列、一数据暂存器以及一控制电路。该储存单元阵列具有一第一平面和一第二平面,并且至少储存有对应于该第一平面的一第一数据单元和对应于不同于该第一平面的该第二平面的一第二数据单元。当该命令暂存器接收并储存有一读取命令或一数据切换命令时,该数据暂存器会缓冲从该储存单元阵列所传送的该第一数据单元和该第二数据单元。该控制电路执行一数据切换操作以控制该数据暂存器选择该第一数据单元和第二数据单元该并将该第一数据单元和该第二数据单元传送到该I/O控制电路,以令该I/O控制电路因应于该读取命令或该数据切换命令通过特定通信接口依序地传输该第一数据单元和该第二数据单元。该第一数据单元的传输是被该第二数据单元的传输所跟随。
[0005]根据本专利技术的实施例,揭示了一种将一快闪存储器装置用于一储存装置中并通过一特定通信接口耦接到一储存装置的一快闪存储器控制器的方法。该方法包含有:使用一储存单元阵列,以至少储存有对应于一第一平面的一第一数据单元和对应于不同于该第一平面的一第二平面的一第二数据单元;当从该快闪存储器控制器通过该I/O控制电路所发送的一读取命令或一数据切换命令被该命令暂存器接收和储存时,使用该数据暂存器来缓冲从该储存单元阵列所发送的该第一数据单元和该第二数据单元;以及,进行一数据切换操作,以控制该数据暂存器选择该第一数据单元和该第二数据单元,并将该第一数据单元和该第二数据单元传送给该I/O控制电路,以令该I/O控制电路因应于该读取命令或该数据切换命令通过特定通信接口依序将该第一数据单元和该第二数据单元传送到该I/O控制电路;该第一数据单元的传输之后是该第二数据单元的传输。
[0006]根据本专利技术的实施例,揭示了一种快闪存储器控制器,其用于一储存装置中并且通过一特定通信接口耦接到一储存装置的一快闪存储器装置。该快闪存储器控制器包括有
一输入/输出(I/O)电路和一处理器。该I/O电路通过该特定通信接口与该快闪存储器装置进行耦接,并用于在该快闪存储器装置和该处理器之间发送命令和数据。该处理器耦接于该I/O电路,并用以通过该I/O电路及该特定通信接口将一特定读取命令或一数据切换命令发送至该快闪存储器装置,以使该快闪存储器装置执行一数据切换操作以控制该快闪存储器装置的数据暂存器选择并将一第一数据单元和一第二数据单元传输到该快闪存储器装置的一I/O控制电路,以使该I/O控制电路因应于该特定读取命令或该数据切换命令通过特定通信接口依序地传输该第一数据单元和该第二数据单元至该快闪存储器控制器。该第一数据单元的传输之后接着是该第二数据单元的传输,并且该第一数据单元和该第二数据单元分别与该快闪存储器装置的不同平面有相关联。
[0007]根据本专利技术的实施例,揭示了一种将一快闪存储器控制器用于一储存装置中并通过一特定通信接口耦接到该储存装置的一快闪存储器装置的方法。该方法包含有:提供一输入/输出(I/O)电路,通过该特定通信接口耦接于该快闪存储器装置,并用于在该快闪存储器装置与一处理器之间传送命令及数据;以及,控制该处理器通过该I/O电路和该特定通信接口向该快闪存储器装置发送一特定读取命令或一数据切换命令,以使该快闪存储器装置执行一数据切换操作以控制该快闪存储器装置的数据暂存器选择并传输一第一数据单元和一第二数据单元至该快闪存储器装置的一I/O控制电路,以使该I/O控制电路因应于该特定读取命令或该数据切换命令通过该特定通信接口依序地传输该第一数据单元和该第二数据单元到该快闪存储器控制器。该第一数据单元的传输之后接着是该第二数据单元的传输,并且该第一数据单元和该第二数据单元分别与该快闪存储器装置的不同平面有相关联。
[0008]根据本专利技术的实施例,揭示了一种用于一储存装置中并且通过一特定通信接口耦接到该储存装置的一快闪存储器装置之一快闪存储器控制器。该快闪存储器控制器包括有一输入/输出(I/O)电路和一处理器。该I/O电路通过该特定通信接口耦接于该快闪存储器装置,并用于在该快闪存储器装置与该处理器之间发送命令和数据。该处理器耦接于该I/O电路,并用以控制该I/O电路传送一数据切换设定特征信号至该快闪存储器装置,以开启、关闭或设置该快闪存储器的一数据切换操作。该快闪存储器装置的该数据切换操作用来使该快闪存储器装置控制该快闪存储器装置的一数据暂存器选择一第一数据单元和一第二数据单元并将其传送到该快闪存储器装置的一I/O控制电路,使该I/O控制电路因应于该快闪存储器控制器所发送的一特定读取命令或一数据切换命令通过该特定通信接口依序将该第一数据单元和该第二数据单元传输到该快闪存储器控制器。该第一数据单元的传输之后接着是该第二数据单元的传输,并且该第一数据单元和该第二数据单元分别与该快闪存储器装置的不同平面有相关联。
[0009]根据本专利技术的实施例,揭示了一种将一快闪存储器控制器用于一储存装置中并通过一特定通信接口耦接到该储存装置的一快闪存储器装置之方法。该方法包含有:提供一输入/输出(I/O)电路,通过该特定通信接口耦接到该快闪存储器装置,用于在该快闪存储器装置和一处理器之间发送命令和数据;以及,控制该处理器控制该I/O电路向该快闪存储器装置发送一数据切换设定特征信号以启用、关闭或设置该快闪存储器装置的一数据切换操作。该快闪存储器装置的一数据切换操作用于使该快闪存储器装置控制该快闪存储器装置的一数据暂存器选择一第一数据单元和一第二数据单元并将其传送到该快闪存储器装
置的一I/O控制电路以使该I/O控制电路因应于该快闪存储器控制器所发送的一特定读取命令或一数据切换命令通过该特定通信接口将该第一数据单元和该第二数据单元依序地传输至该快闪存储器控制器。该第一数据单元的传输之后接着是该第二数据单元的传输,并且该第一数据单元和该第二数据单元分别与该快闪存储器装置的不同平面有相关联。
[0010]根据本专利技术的实施例,揭示了一种用于一储存装置中并且通过该特定通信接口耦接到该储存装置的一快闪存储器控制器之快闪存储器装置。该快闪存储器装置包括有一I/O控制电路、一命令暂存器、一地址暂存器、一储存单元阵列、一数据暂存器、至少一地址解码器以及一地址控制电路。该I/O控制电路通过特定通信接口耦接于本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种使用于一储存装置中的快闪存储器装置,通过一特定通信接口耦接于该储存装置的一快闪存储器控制器,并包含有:一输入/输出控制电路,通过该特定通信接口耦接该快闪存储器控制器;一命令暂存器,耦接该输入/输出控制电路;一储存单元阵列,具有一第一平面和一第二平面,用于至少储存对应于该第一平面的一第一数据单元和对应于不同于该第一平面的一第二平面的一第二数据单元;一数据暂存器,耦接于该储存单元阵列,用于当该命令暂存器接收并储存从该快闪存储器控制器所传送并通过该输入/输出控制电路的一特定读取命令或一数据切换命令时,缓存从该储存单元阵列所传送过来的该第一数据单元与该第二数据单元;以及一控制电路,耦接该命令暂存器、该数据暂存器以及该储存单元阵列,用以因应于从该快闪存储器控制器通过该输入/输出控制电路所传输并储存在该命令暂存器中的该特定读取命令或该数据切换命令来执行一数据切换操作,以控制该数据暂存器来选择并传送该第一数据单元与该第二数据单元至该输入/输出控制电路,令该输入/输出控制电路将该第一数据单元和该第二数据单元通过该特定通信接口依序地传输到该快闪存储器控制器;该第一数据单元的传输之后紧接着的是该第二数据单元的传输。2.如权利要求1所述的快闪存储器装置,其特征在于,另包含有:一逻辑控制电路,通过该特定通信接口耦接于该快闪存储器控制器,以及耦接于该控制电路;以及一计数器电路,耦接于该逻辑控制电路及该控制电路;其中,每当该快闪存储器控制器改变该特定通信接口的一读取致能接脚的一信号准位时,该逻辑控制电路会向该计数器电路发送一触发信号,而该计数器电路是用于在每次接收到该触发信号时对一计数值进行计数;以及,当该计数值变得等于一遮罩值时,该计数器电路会向该控制电路发送一中断信号,令该控制电路选择该第二数据单元作为一下一个数据单元,以及将该第二数据单元从该数据暂存器传送到该输入/输出控制电路,以在该第一数据单元的传输完成之后,通过该特定通信接口将该第二数据单元从该输入/输出控制电路传输至该快闪存储器控制器。3.如权利要求2所述的快闪存储器装置,其特征在于,该控制电路是用以储存该快闪存储器控制器所预设的一位元映射资讯及该遮罩值,而该位元映射资讯包括有多个位元,每一位元是用于指示出在执行该数据切换操作时是否要传输一特定平面的一数据单元。4.如权利要求3所述的快闪存储器装置,其特征在于,在接收到该特定读取命令或该数据切换命令之前,当该快闪存储器装置被供电时,该位元映射资讯及该遮罩值是由该快闪存储器控制器所决定。5.如权利要求4所述的快闪存储器装置,其特征在于,该位元映射资讯与该遮罩值是由从该快闪存储器控制器所发送的一数据切换设定特征信号所设置的。6.如权利要求2所述的快闪存储器装置,其特征在于,该计数器电路包含有:一计数器,用于因应于从该逻辑控制电路所发送来的该触发信号来对该计数值进行计数和递增累加一,并将递增后的该计数值输出到一及闸逻辑电路;以及该及闸逻辑电路,耦接到该计数器,具有耦接到该遮罩值的一第一输入、耦接到该计数器的一输出以接收递增后的该计数值的一第二输入以及一输出;该及闸逻辑电路是用来对
递增后的该计数值和该遮罩值进行一且逻辑运算,以及仅当递增后的该计数值等于该遮罩值时才向该控制电路产生该中断信号。7.如权利要求2所述的快闪存储器装置,其特征在于,该计数器电路包含有:一计数器,用于因应于从该逻辑控制电路所传送来的该触发信号,来对该计数值进行计数从该遮罩值开始递减计数一,并将递减后的该计数值输出到一及闸逻辑电路;以及该及闸逻辑电路,耦接到该计数器,具有耦接到一零值的一第一输入、耦接到该计数器的一输出以接收递减后的该计数值的一第二输入以及一输出;该及闸逻辑电路是用来对递减后的该计数值和该零值进行一且逻辑运算,以及仅当递减后的该计数值等于该零值时才向该控制电路产生该中断信号。8.如权利要求2所述的快闪存储器装置,其特征在于,该遮罩值是由该快闪存储器控制器分别对于该第一平面和该第二平面进行动态地调整。9.如权利要求1所述的快闪存储器装置,其特征在于,该储存单元阵列具有一另一平面,该另一平面的一序号介于该第一平面的一序号与该第二平面的一序号之间;因应于该快闪存储器控制器所决定的一位元映射资讯,该另一平面的一数据单元不会从该数据暂存器被传输到该输入/输出控制电路。10.如权利要求1所述的快闪存储器装置,其特征在于,由该控制电路所执行的该数据切换操作是因应于单一个特定读取命...

【专利技术属性】
技术研发人员:吕祖汉颜孝昌
申请(专利权)人:慧荣科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1