时钟信号的处理方法、装置、设备以及存储介质制造方法及图纸

技术编号:38712636 阅读:12 留言:0更新日期:2023-09-08 14:55
本申请公开了一种时钟信号的处理方法、装置、设备以及存储介质,其中,方法包括如下步骤:输出多组时钟信号,其中,时钟信号的组数为偶数组且组数大于或等于四组;多组时钟信号两两一对形成参照时钟信号队列;比对各参照时钟信号队列中的两组时钟信号,其中,若两组时钟信号满足预设条件,则输出正确信息,若两组时钟信号不满足预设条件,则输出错误信息;将输出错误信息的参照时钟信息队列中的两个时钟信号调整至与输出正确信息的参照时钟信息队列中的两个时钟信号相对应。实现了对异常的时钟信号进行调整,进而保证了相关的电子组件的同步运作,避免了时钟信号异常对相关电子组件原本的功能的影响。原本的功能的影响。原本的功能的影响。

【技术实现步骤摘要】
时钟信号的处理方法、装置、设备以及存储介质


[0001]本申请涉及计算机科学领域,尤其涉及一种时钟信号的处理方法、装置、设备以及存储介质。

技术介绍

[0002]时钟信号是计算机科学以及相关领域用语,时钟信号通常被用于同步电路当中,扮演计时器的角色,保证相关的电子组件得以同步运作。
[0003]时钟信号的传输过程中可能会电磁干扰等因素的影响使得时钟信号异常,而通常时钟信号无法自行调整,进而导致相关的电子组件的同步运作也会受到干扰,进而影响了相关电子组件原本的功能。
[0004]申请内容
[0005]本申请的主要目的在于提供一种时钟信号的处理方法、装置、设备以及存储介质,旨在解决时钟信号无法自行调整的技术问题。
[0006]第一方面,为实现上述目的,本申请提供一种时钟信号的处理方法,所述方法包括如下步骤:
[0007]输出多组时钟信号,其中,所述时钟信号的组数为偶数组且组数大于或等于四组;
[0008]多组所述时钟信号两两一对形成参照时钟信号队列;
[0009]比对各所述参照时钟信号队列中的两组所述时钟信号,其中,若两组所述时钟信号满足预设条件,则输出正确信息,若两组所述时钟信号不满足所述预设条件,则输出错误信息;
[0010]将输出所述错误信息的所述参照时钟信息队列中的两个所述时钟信号调整至与输出所述正确信息的所述参照时钟信息队列中的两个所述时钟信号相对应。
[0011]可选地,所述比对各所述参照时钟信号队列中的两组所述时钟信号之前,所述方法还包括:
[0012]对各所述参照时钟信号队列中的至少一组所述时钟信号进行倍频和/或调幅处理。
[0013]可选地,
[0014]所述时钟信号的组数为四组,且四组所述时钟信号分别为第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,其中,所述第一时钟信号和所述第二时钟信号形成第一时钟信号队列,所述第三时钟信号和所述第四时钟信号形成第二时钟信号队列,
[0015]所述对各所述参照时钟信号队列中的至少一组所述时钟信号进行倍频和/或调幅处理,包括:
[0016]将所述第一时钟信号进行0.5倍频处理并将幅度调整为原来的0.5倍;
[0017]将所述第三时钟信号进行2倍频处理并将幅度调整为原来的2倍;
[0018]将所述第四时钟信号进行4倍频处理并将幅度调整为原来的4倍。
[0019]可选地,所述比对各所述参照时钟信号队列中的两组所述时钟信号,包括:
[0020]判断所述第二时钟信号的频率是否为所述第一时钟信号的频率的两倍,以及判断所述第二时钟信号的幅度是否为所述第一时钟信号的幅度的两倍;
[0021]判断所述第四时钟信号的频率是否为所述第三时钟信号的频率的两倍,以及判断所述第四时钟信号的幅度是否为所述第三时钟信号的幅度的两倍。
[0022]可选地,所述将输出所述错误信息的所述参照时钟信息队列中的两个所述时钟信号调整至与输出所述正确信息的所述参照时钟信息队列中的两个所述时钟信号相对应,包括:
[0023]所述第一时钟信号队列输出所述错误信息,所述第二时钟信号队列输出正确信息时:
[0024]将所述第一时钟信号的频率调整为所述第三时钟信号的频率的1/4,将所述第一时钟信号的幅度调整为所述第三时钟信号的幅度的1/4;
[0025]将所述第二时钟信号的频率调整为所述第四时钟信号的频率的1/4,将所述第二时钟信号的幅度调整为所述第四时钟信号的幅度的1/4;
[0026]所述第一时钟信号队列输出所述正确误信息,所述第二时钟信号队列输出错误信息时:
[0027]将所述第三时钟信号的频率调整为所述第一时钟信号的频率的4倍,将所述第三时钟信号的幅度调整为所述第一时钟信号的幅度的4倍;
[0028]将所述第四时钟信号的频率调整为所述第二时钟信号的频率的4倍,将所述第四时钟信号的幅度调整为所述第二时钟信号的幅度的4倍。
[0029]可选地,所述输出多组时钟信号,包括:
[0030]按照设定的倍频系数对通过铷原子钟的生成的多组信号进行倍频处理,得到多组参考时钟信号;
[0031]根据多组所述参考时钟信号分别生成多组所述时钟信号。
[0032]可选地,多组所述时钟信号分别由多个信号源生成,所述信号源的数量与所述时钟信号的组数一致且一一对应。
[0033]第二方面,本专利技术还提出一种时钟信号处理装置,所述装置包括:
[0034]时钟信号输出模块,用于输出组数为偶数且组数大于或等于四组的时钟信号;
[0035]分组模块,用于将多组所述时钟信号两两一对形成参照时钟信号队列;
[0036]比对模块,用于比对各所述参照时钟信号队列中的两组所述时钟信号,其中,若两组所述时钟信号满足预设条件,则输出正确信息,若两组所述时钟信号不满足所述预设条件,则输出错误信息;
[0037]调整模块,用于将输出所述错误信息的所述参照时钟信息队列中的两个所述时钟信号调整至与输出所述正确信息的所述参照时钟信息队列中的两个所述时钟信号相对应。
[0038]第三方面,本专利技术还提出一种一种时钟信号处理设备,包括:处理器,存储器以及存储在所述存储器中的时钟信号处理程序,所述时钟信号处理程序被所述处理器运行时实现如上所述时钟信号的处理方法的步骤。
[0039]第四方面,本专利技术还提出一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有时钟信号处理程序,所述时钟信号处理程序被处理器执行时实现如上所述的时钟信号的处理方法。
[0040]本申请实施例提出的一种时钟信号的处理方法,包括:输出多组时钟信号,其中,时钟信号的组数为偶数组且组数大于或等于四组;多组时钟信号两两一对形成多对参照时钟信号队列;比对各参照时钟信号队列中的两组时钟信号,其中,若两组时钟信号满足预设条件,则输出正确信息,若两组时钟信号不满足预设条件,则输出错误信息;将输出错误信息的参照时钟信息队列中的两个时钟信号调整至与输出正确信息的参照时钟信息队列中的两个时钟信号相对应。由此,通过比对各参照时钟信号队列中的两组时钟信号检查是否出现异常,在出现异常时,实现了对异常的时钟信号进行调整,进而保证了相关的电子组件的同步运作,避免了时钟信号异常对相关电子组件原本的功能的影响。
附图说明
[0041]图1为本申请时钟信号的处理方法的时钟信号处理设备的架构示意图;
[0042]图2为本申请时钟信号的处理方法的硬件运行环境的时钟信号处理设备的结构示意图;
[0043]图3为本申请提供的一种时钟信号的处理方法的流程示意图;
[0044]图4为本申请时钟信号处理装置的模块示意图。
[0045]本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
[0046]应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟信号的处理方法,其特征在于,所述方法包括如下步骤:输出多组时钟信号,其中,所述时钟信号的组数为偶数组且组数大于或等于四组;多组所述时钟信号两两一对形成多对参照时钟信号队列;比对各所述参照时钟信号队列中的两组所述时钟信号,其中,若两组所述时钟信号满足预设条件,则输出正确信息,若两组所述时钟信号不满足所述预设条件,则输出错误信息;将输出所述错误信息的所述参照时钟信息队列中的两个所述时钟信号调整至与输出所述正确信息的所述参照时钟信息队列中的两个所述时钟信号相对应。2.如权利要求1所述的时钟信号的处理方法,其特征在于,所述比对各所述参照时钟信号队列中的两组所述时钟信号之前,所述方法还包括:对各所述参照时钟信号队列中的至少一组所述时钟信号进行倍频和/或调幅处理。3.如权利要求2所述的时钟信号的处理方法,其特征在于,所述时钟信号的组数为四组,且四组所述时钟信号分别为第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号,其中,所述第一时钟信号和所述第二时钟信号形成第一时钟信号队列,所述第三时钟信号和所述第四时钟信号形成第二时钟信号队列,所述对各所述参照时钟信号队列中的至少一组所述时钟信号进行倍频和/或调幅处理,包括:将所述第一时钟信号进行0.5倍频处理并将幅度调整为原来的0.5倍;将所述第三时钟信号进行2倍频处理并将幅度调整为原来的2倍;将所述第四时钟信号进行4倍频处理并将幅度调整为原来的4倍。4.如权利要求3所述的时钟信号的处理方法,其特征在于,所述比对各所述参照时钟信号队列中的两组所述时钟信号,包括:判断所述第二时钟信号的频率是否为所述第一时钟信号的频率的两倍,以及判断所述第二时钟信号的幅度是否为所述第一时钟信号的幅度的两倍;判断所述第四时钟信号的频率是否为所述第三时钟信号的频率的两倍,以及判断所述第四时钟信号的幅度是否为所述第三时钟信号的幅度的两倍。5.如权利要求3所述的时钟信号的处理方法,其特征在于,所述将输出所述错误信息的所述参照时钟信息队列中的两个所述时钟信号调整至与输出所述正确信息的所述参照时钟信息队列中的两个所述时钟信号相对应,包括:所述第一时钟信号队列输出所述错误信息,所述第二时钟信号队列输出正确信息时...

【专利技术属性】
技术研发人员:许明伟樊晓兵
申请(专利权)人:深圳市汇芯通信技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1