像素驱动电路、驱动方法和显示面板技术

技术编号:38666396 阅读:7 留言:0更新日期:2023-09-02 22:47
本申请公开了一种像素驱动电路、驱动方法和显示面板,像素驱动电路的第一晶体管与所述电源线之间设置电流调整模块,电流调整模块的第一输入端通过电源线连接电源电压输出端,第二输入端连接一补偿电压模块,控制端连接像素驱动电路连接的当前栅极线,输出端连接至第一晶体管输入端;补偿电压模块根据每个所述像素驱动电路到所述电源电压输出端的电源线的长度计算补偿电压值,根据补偿电压值控制所述电流调整模块输出的电流大小,以控制所述发光元件的发光亮度。本申请在电源线的电压进入到像素驱动电路之前对进入到发光元件的电流进行调整,控制改变输入发光元件的发光电流,改善因电源线长度不同导致线阻不同形成的电压降引起的亮度不均。引起的亮度不均。引起的亮度不均。

【技术实现步骤摘要】
像素驱动电路、驱动方法和显示面板


[0001]本申请涉及显示
,尤其涉及一种像素驱动电路、驱动方法和显示面板。

技术介绍

[0002]随着显示技术的发展,有机发光二极管(Organic Light Emitting Diode,OLED)显示器相对于液晶显示器具有高亮度、宽视角、响应速度快、低功耗等优点,并且还具有制备工艺简单、成本低、功耗低、易于实现柔性显示等优点,目前已被广泛地应用于高性能显示领域中。
[0003]虽然OLED显示器件具有上述优点,但是在其应用过程中也延伸出许多问题,例如受供电线的线阻R影响,在上一行开启之后,LEVDD电源将会分流给上一行OLED,电流为I1,则下一行的电源将不是LEVDD,而是LEVDD

I1*R,同理可知后面每一行都会如此,即会造成供电电压逐渐变小,导致亮度显示不均。

技术实现思路

[0004]本申请的目的是提供一种像素驱动电路、驱动方法和显示面板,控制改变输入发光元件的发光电流,改善亮度不均。
[0005]本申请公开了一种像素驱动电路,所述像素驱动电路包括第一晶体管、第二晶体管、第一储存电容、发光元件和电流调整模块,所述第一晶体管的输入端连接通过电源线连接电源电压输出端,控制端连接所述第二晶体管的输出端;所述第二晶体管的输入端连接数据线,控制端连接栅极线;所述第一储存电容设置在所述第一晶体管的控制端与输入端之间;所述发光元件的阳极连接所述第一晶体管的输出端,阴极连接第一电平信号;所述电流调整模块设置在所述第一晶体管与所述电源线之间,所述电流调整模块的第一输入端通过电源线连接电源电压输出端,第二输入端连接一补偿电压模块,控制端连接所述像素驱动电路连接的当前栅极线,输出端连接至所述第一晶体管输入端;其中,所述显示面板中的每个所述像素驱动电路到所述电源电压输出端的电源线的长度不同,所述补偿电压模块根据每个所述像素驱动电路到所述电源电压输出端的电源线的长度计算补偿电压值,根据补偿电压值控制所述电流调整模块输出的电流大小,以控制所述发光元件的发光亮度。
[0006]可选的,所述电流调整模块包括第三晶体管、第四晶体管以及第二储存电容,所述第三晶体管的控制端连接所述栅极线,输入端连接所述补偿电压模块,输出端连接所述第四晶体管的控制端,所述第四晶体管的输入端通过电源线连接电源电压输出端,输出端连接所述第一晶体管的输入端;所述第二储存电容设置在所述第四晶体管的控制端和输入端之间;其中,每一行像素驱动电路的栅极线打开时,所述第三晶体管导通,所述补偿电压模块输出对应的补偿电压至所述第二储存电容进行充电,以控制所述第四晶体管的打开程度,从而控制电源线输入至发光元件的电流大小。
[0007]可选的,所述补偿电压模块设有多个电压补偿单元,多个电压补偿单元分别一一对应连接至每个所述像素驱动电路中的第三晶体管的输入端,由靠近所述电源电压输出端
的第三晶体管到远离所述电源电压输出端的第三晶体管的方向上,对应的电压补偿单元输出的电压值依次增大,所述第四晶体管的打开程度越大。
[0008]可选的,所述像素驱动电路还包括电阻侦测模块,所述电阻侦测模块与所述补偿电压模块连接,所述电阻侦测模块用于侦测像素驱动电路与电源电压输出端之间的电源线的线阻值,并将测得的线阻值输入至所述补偿电压模块,通过预设的计算公式获得补偿电压以输出。
[0009]可选的,所述像素驱动电路还包括第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管和第三储存电容;所述第五晶体管的控制端连接一发射线,输入端连接所述第四晶体管的输出端,输出端连接所述第二晶体管的输出端;所述第六晶体管的控制端连接所述栅极线,输入端连接第一储存电容,输出端连接所述第一晶体管的输出端;所述第七晶体管的控制端连接所述发射线,输出端连接所述发光元件的阳极,输入端连接所述第一晶体管的输出端;所述第八晶体管的控制端连接上一行栅极线,输出端连接所述发光元件的阳极,输出端连接第二电平信号;所述第九晶体管的控制端连接上一行栅极线,输出端通过所述第三储存电容连接至所述第四晶体管的输出端,输入端连接所述第二电平信号。
[0010]可选的,所述像素驱动电路还包括电阻侦测模块,所述电阻侦测模块与所述补偿电压模块连接,所述显示面板还包括计时模块和行计数器,所述行计数器与所述补偿电压模块连接,所述计时模块与所述电阻侦测模块连接,所述行计数器用于计数当前行数;所述计时模块的计时时长大于预设时长时,控制所有的所述电阻侦测模块进行工作,侦测每个像素驱动电路与电源电压输出端之间的电源线的线阻值;所述计时模块的计时时长小于等于预设时长时,控制任意一个电阻侦测模块进行工作对应的侦测像素驱动电路与电源电压输出端之间的电源线的线阻值,并将测得的线阻值输入至所述补偿电压模块,通过预设的计算公式获得补偿电压以输出,所述补偿电压模块根据侦测的线阻值和对应的行数计算其他像素驱动电路的补偿电压。
[0011]本申请还公开一种驱动方法,用于驱动如上任一所述的像素驱动电路,所述驱动方法包括在步骤:
[0012]输入栅极信号至第二晶体管的控制端和所述电流调整模块的控制端以控制第二晶体管和电流调整模块导通;
[0013]输入数据信号至第一晶体管的控制端以控制第一晶体管导通;
[0014]输入补偿电压至所述电流调整模块,生成对应的电流值输入至发光元件,控制所述发光元件进行发光。
[0015]可选的,所述输入补偿电压至所述电流调整模块,生成对应的电流值输入至发光元件,控制所述发光元件进行发光的步骤包括:
[0016]侦测每个像素驱动电路与电源电压输入端之间的电源线的电阻值;
[0017]电压补偿电路根据电阻值生成补偿电压;
[0018]电流调整模块接收生成的补偿电压,生成对应的电流值输入至发光元件,控制所述发光元件进行发光的。
[0019]可选的,所述输入补偿电压至所述电流调整模块,生成对应的电流值输入至发光元件,控制所述发光元件进行发光的步骤后还包括步骤:
[0020]检测当前帧画面,并将当前帧画面与存储的预设画面进行对比,计算每行像素的
亮度差,若当前行的像素在当前帧画面和预设画面中的亮度差大于预设值时,在下一帧显示时,控制当前行像素对应的栅极线在预设时间停止所述栅极信号的输入使得所述像素补偿电路停止接收数据信号。
[0021]本申请还公开一种显示面板,所述显示面板包括如上任一所述的像素驱动电路,所述显示面板还包括多条栅极线、多条数据线以及电源线,每个所述像素驱动电路包括多个信号输入端,所述多个信号输入端分别与对应的一条所述栅极线、一条所述数据线以及电源线连接。
[0022]相对于通过改变数据电压大小的方案来说,本申请不需要对数据电压进行计算改变,在像素补偿电路中的输入端与电源电压的输入端之间设置一个电流调整模块,控制输入至发光元件的电流大小,改善显示面板的亮度不均,本申请从源头进行补偿,相对于调整数据电压来补偿电源线线阻产生的误差来说,计算量小,本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示面板的像素驱动电路,其特征在于,包括:第一晶体管,输入端连接通过电源线连接电源电压输出端,控制端连接所述第二晶体管的输出端;第二晶体管,输入端连接数据线,控制端连接栅极线;第一储存电容,设置在所述第一晶体管的控制端与输入端之间;发光元件,阳极连接所述第一晶体管的输出端,阴极连接第一电平信号;以及电流调整模块,设置在所述第一晶体管与所述电源线之间,所述电流调整模块的第一输入端通过电源线连接电源电压输出端,第二输入端连接一补偿电压模块,控制端连接所述像素驱动电路连接的当前栅极线,输出端连接至所述第一晶体管输入端;其中,所述显示面板中的每个所述像素驱动电路到所述电源电压输出端的电源线的长度不同,所述补偿电压模块根据每个所述像素驱动电路到所述电源电压输出端的电源线的长度计算补偿电压值,根据补偿电压值控制所述电流调整模块输出的电流大小,以控制所述发光元件的发光亮度。2.如权利要求1所述的像素驱动电路,其特征在于,所述电流调整模块包括第三晶体管、第四晶体管以及第二储存电容,所述第三晶体管的控制端连接所述栅极线,输入端连接所述补偿电压模块,输出端连接所述第四晶体管的控制端,所述第四晶体管的输入端通过电源线连接电源电压输出端,输出端连接所述第一晶体管的输入端;所述第二储存电容设置在所述第四晶体管的控制端和输入端之间;其中,每一行像素驱动电路的栅极线打开时,所述第三晶体管导通,所述补偿电压模块输出对应的补偿电压至所述第二储存电容进行充电,以控制所述第四晶体管的打开程度,从而控制电源线输入至发光元件的电流大小。3.如权利要求2所述的像素驱动电路,其特征在于,所述补偿电压模块设有多个电压补偿单元,多个电压补偿单元分别一一对应连接至每个所述像素驱动电路中的第三晶体管的输入端,由靠近所述电源电压输出端的第三晶体管到远离所述电源电压输出端的第三晶体管的方向上,对应的电压补偿单元输出的电压值依次增大,所述第四晶体管的打开程度越大。4.如权利要求2或3所述的像素驱动电路,其特征在于,所述像素驱动电路还包括电阻侦测模块,所述电阻侦测模块与所述补偿电压模块连接,所述电阻侦测模块用于侦测像素驱动电路与电源电压输出端之间的电源线的线阻值,并将测得的线阻值输入至所述补偿电压模块,通过预设的计算公式获得补偿电压以输出。5.如权利要求2所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管和第三储存电容;所述第五晶体管的控制端连接一发射线,输入端连接所述第四晶体管的输出端,输出端连接所述第二晶体管的输出端;所述第六晶体管的控制端连接所述栅极线,输入端连接第一储存电容,输出端连接所述第一晶体管的输出端;所述第七晶体管的控制端连接所述发射线,输出端连接所述发光元件的阳极,输...

【专利技术属性】
技术研发人员:邱彬谢俊烽
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1