半导体装置制造方法及图纸

技术编号:38423485 阅读:13 留言:0更新日期:2023-08-07 11:22
本发明专利技术的目的在于提供半导体装置,能够抑制分离区域的反转层的形成,抑制从高压电路区域向分离区域、晶体管元件区域的漏电流。一种半导体装置,其具有设置在半导体衬底上的高压电路区域、具有第1主电极、电位比第1主电极低的第2主电极和控制电极的晶体管元件区域、对所述晶体管元件区域和所述高压电路区域进行元件分离的分离区域、以及场板,其中,所述场板与所述第1主电极电连接,并且,在俯视观察所述半导体装置时,所述场板以从所述第1主电极越过所述分离区域的上方而到达所述高压电路区域上的方式延伸。域上的方式延伸。域上的方式延伸。

【技术实现步骤摘要】
半导体装置


[0001]本专利技术涉及一种具有高压电路区域、晶体管元件区域、对晶体管元件区域和高压电路区域进行元件分离的分离区域、以及包含多列导电体的电容耦合型场板的半导体装置。

技术介绍

[0002]IGBT、功率MOSFET等功率器件除了用于马达控制用逆变器以外,还用于PDP(等离子体显示面板)、液晶面板等电源用途、空调或照明这样的家电用逆变器等多个领域。近年来,随着LSI(大规模集成电路)技术的进步,用于AC400V系的工业用电源等的高达1200V级的高耐压半导体装置(高耐压IC)被实用化。
[0003]使用将低侧驱动电路、高侧驱动电路、承担控制信号的电平上升/电平下降功能的电平移位电路内置于一个芯片中的、高耐压的栅极驱动器IC即HVIC(High Voltage Integrated Circuit:高压集成电路)。图19是专利文献1的图1所记载的半导体装置的半导体区域的俯视图,示出电平移位元件的一般的HVIC的俯视图。如图19所例示的那样,高压电路区域(高侧驱动电路)被搭载于第1半导体区域(N扩散区域42b),该第1半导体区域的外周被高耐压分离区域32b包围。
[0004]已知有搭载有后述的图18的高电位侧电路部110等的高压电路区域和对应于后述的图18的HVNMOS 101、102的电平移位电路的高耐压LDMOSFET(Laterally Diffused Metal

Oxide

Semiconductor Field

Effect Transistor:横向扩散型金属氧化物半导体场效应晶体管。有时也简称为高耐压LDMOS)等形成在相同的半导体衬底上的结构的HVIC。在HVIC中,专利文献1、专利文献2所记载的高耐压分离区域由表面降场(RESURF:REduced SURface Field)分离结构形成。此外,高耐压分离区域的第1半导体区域和成为高耐压LDMOS的第2半导体区域利用由专利文献3所记载的环状沟槽、专利文献4所记载的沟槽分离结构等的沟槽分离、专利文献1、专利文献5的P

狭缝区域所记载的PN结分离等构成的分离区域相互电分离。
[0005]专利文献1:日本特开平9

283716号公报
[0006]专利文献2:国际公开第2018/051412号
[0007]专利文献3:日本特开2018

195640号公报
[0008]专利文献4:日本特开2004

349296号公报
[0009]专利文献5:日本特开2018

117069号公报
[0010]图18示出专利文献5的图5所记载的内置有电平移位元件的通常的HVIC的电路结构。图18所示的HVIC 100是驱动电桥电路120的例如形成一相的IGBT 121、122的高电位侧(上臂)的IGBT 121的栅极驱动器IC。电桥电路120串联连接在主直流电源的正极侧的电位(电源电位)Vdc与作为负极侧的公共电位COM之间。
[0011]标号OUT是电桥电路120的上臂的IGBT 121的发射极与低电位侧(下臂)的IGBT 122的集电极的连接点,是电桥电路120的交流输出端子。电平移位元件200的HVNMOS(高耐
压的n沟道型MOSFET(Metal Oxide Semiconductor Field Effect Transistor:绝缘栅型场效应晶体管)101、102、负载电阻(电阻体)103、104、恒压二极管105、106、NOT(非)电路107、108、RS触发器(RS

FF)109、高电位侧电路部110和辅助直流电源E1是用于驱动电桥电路120的上臂的IGBT 121的电平移位电路。标号Vcc1是高电位侧的辅助直流电源E1的正极线的电位(HVIC的最高电位),是阴极端子的电位。
[0012]HVNMOS 101接受由控制电路(未图示)生成的脉冲的导通信号131的输入而导通,将由HVNMOS 101的导通引起的负载电阻103的电压降设为信号而使IGBT 121导通。HVNMOS 102被输入由控制电路生成的脉冲的截止信号132而导通,将由HVNMOS 102的导通引起的负载电阻104的电压降设为信号而使IGBT 121截止。控制电路被从以公共电位COM为基准的低电压侧的辅助直流电源E2的正极线的电位Vcc2供给电流。
[0013]电平移位电路中的、2个HVNMOS 101、102成为将以公共电位COM为基准的信号输入到后级(NOT电路107、108)的电路部分。HVNMOS 101和HVNMOS 102以及负载电阻103和负载电阻104通常分别构成为彼此相等。HVNMOS 101、102在源极与公共电位COM之间分别连接有电流负反馈用的电阻体111、112,成为源极跟随器结构。
[0014]作为高压电路区域的N型扩散层的第1半导体区域与作为晶体管元件区域的N型扩散层的第2半导体区域之间需要规定的耐压(例如30V),要求在高压电路区域与晶体管元件区域之间也不流过漏电流。

技术实现思路

[0015]本专利技术正是为了解决上述问题而完成的,提供一种半导体装置,其具有设置在半导体衬底上的高压电路区域、晶体管元件区域、对所述晶体管元件区域和所述高压电路区域进行元件分离的分离区域、以及场板,其中,所述晶体管元件区域具有第1主电极、第2主电极和控制电极,所述第2主电极的电位比第1主电极低,其中,所述场板与所述第1主电极电连接,并且,在俯视观察所述半导体装置时,所述场板以从所述第1主电极越过所述分离区域的上方而到达所述高压电路区域上的方式延伸。
[0016]此外,能够设为,该半导体装置还具有电容耦合型场板,该电容耦合型场板以横穿所述晶体管元件区域并且包围所述高压电路区域的方式配置,该电容耦合型场板包含多列导电体,所述电容耦合型场板的所述多列导电体中的至少1列具有截断部,该截断部将所述导电体截断而使之不连续,在俯视观察所述半导体装置时,所述截断部以所述分离区域为基准配置于所述高压电路区域侧。
[0017]根据这样的半导体装置,即使与分离区域对置的高压电路区域和晶体管元件区域的电位成为异电压,也能够降低分离区域的表面侧的电位变动。此外,能够抑制由高压电路区域、分离区域、晶体管元件区域的寄生晶体管引起的、从高压电路区域向分离区域、晶体管元件区域的漏电流。并且,能够更有效地抑制由寄生晶体管引起的、从高压电路区域向分离区域、晶体管元件区域的漏电流。
[0018]此外,能够设为在俯视观察所述半导体装置时,在所述截断部的至少一部分的上方设有场板。
[0019]此外,能够设为在俯视观察所述半导体装置时,所述电容耦合型场板包含:具有以所述分离区域为基准配置于所述高压电路区域侧的所述截断部的至少1列导电体;以及具
有以所述分离区域为基准配置于所述晶体管元件区域侧的所述截断部的至少1列导电体。本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种半导体装置,其具有设置在半导体衬底上的高压电路区域、晶体管元件区域、对所述晶体管元件区域和所述高压电路区域进行元件分离的分离区域、以及场板,其中,所述晶体管元件区域具有第1主电极、第2主电极和控制电极,所述第2主电极的电位比第1主电极低,该半导体装置的特征在于,所述场板与所述第1主电极电连接,并且,在俯视观察所述半导体装置时,所述场板以从所述第1主电极越过所述分离区域的上方而到达所述高压电路区域上的方式延伸。2.根据权利要求1所述的半导体装置,其特征在于,该半导体装置还具有电容耦合型场板,该电容耦合型场板以横穿所述晶体管元件区域并且包围所述高压电路区域的方式配置,该电容耦合型场板包含多列导电体,所述电容耦合型场板的所述多列导电体中的至少1列具有截断部,该截断部将所述导电体截断而使之不连续,在俯视观察所述半导体装置时,所述截断部以所述分离区域为基准配置于所述高压电路区域侧。3.根据权利要求2所述的半导体装置,其特征在于,在俯视观察所述半导体装置时,在所述截断部的至少一部分的上方设有场板。4.根据权利要求2所述的半导体装置,其特征在于,在俯视观察所述半导体装置时,所述电容耦合型场板包含:具有以所述分离区域为基准配置于所述高压电路区域侧的所述截断部的至少1列导电体;以及具有以所述分离区域为基准配置于所述晶体管元件区域侧的所述截断部的至少1列导电体。5.根据权利要求2所述的半导体装置,其特征在于,该半导体装置具有屏蔽电极,该屏蔽电极配置于所述截断部上。6.根据权利要求2所述的半导体装置,其特征在于,在所述电容耦合型场板中,所述多列导电体全部具有所述截断部。7.根据权利要求2所述的半导体装置,其特征在于,在俯视观察所述半导体装置时,在所述高压电路区域的...

【专利技术属性】
技术研发人员:青木宏宪
申请(专利权)人:三垦电气株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1