【技术实现步骤摘要】
本专利技术涉及一种片上系统SOC ( System On Chip )时钟同步方法,具体涉 及一种将CcoreC310嵌入式微处理器(以下简称C310)芯片片上仿真器的 时钟(JTAG时钟)同步到微处理器时钟域的方法。
技术介绍
C310芯片是苏州国芯科技有限公司基于摩托罗拉公司的M310改进开发 的高性能微处理器。该微处理器是专为高性能和功耗明感的嵌入式控制应用 而设计的,强调降低系统的功耗。该微处理器具有32位的load/store精筒指 令集计算机(RISC)架构;固定16位指令长度;16个32位通用寄存器文 件;高效的4级执行流水线;多数指令单周期执行,分支指令访问仅需2个 周期;支持字节、半字和字三种类型的存储器访问;支持向量和自动向量的 中断;硬件整数乘法器阵列等结构特点。C310芯片内部主要包括两个模块微处理器(MPU)模块和片上仿真 器(On Chip Emulator, Once )模块。微处理器模块主要完成指令的读取,执行,数据输入和输出等功能。片 上仿真器模块主要为软件开发人员而设计,便于开发调试人员及时观测微处 理器内部以及微处理器外部 ...
【技术保护点】
一种将片上仿真器时钟同步到微处理器时钟域的方法,其特征在于: 该方法用微处理器时钟信号(cpu_clk)的下降沿触发第一寄存器(REG1)来锁存测试时钟信号(j_tclk),在第一寄存器(REG1)的数据输出端产生一个时钟下降沿锁存信 号(j_tclk_delf),用微处理器时钟信号(cpu_clk)的上升沿触发第二寄存器(REG2)来锁存时钟下降沿锁存信号(j_tclk_delf),在第二寄存器(REG2)的数据输出端产生一个时钟上升沿锁存信号(j_tclk_dly),然后将时钟上升沿锁存信号(j_tclk_dly)取反后和时钟下降沿锁存信号(j_tclk_de ...
【技术特征摘要】
【专利技术属性】
技术研发人员:徐小宇,于麦口,郑茳,肖佐楠,
申请(专利权)人:苏州国芯科技有限公司,
类型:发明
国别省市:32[中国|江苏]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。