源同步链路的时钟通道上的数据制造技术

技术编号:14778394 阅读:109 留言:0更新日期:2017-03-09 14:14
本披露涉及源同步链路的时钟通道上的数据。一种源同步数据传输系统包括数据传输装置和数据接收装置。专用数据线将数据信号从该数据传输装置承载至该数据接收装置。专用时钟线将调制时钟信号从该数据传输装置承载至该数据接收装置。该数据传输装置包括时钟数据驱动器,该时钟数据驱动器被配置成用于通过对该调制时钟信号的振幅进行调制来将数据编码到该调制时钟信号中。从而,该源同步数据传输系统的该时钟线承载该时钟信号和附加数据。

【技术实现步骤摘要】

本披露涉及用于数据传输的时钟链路领域。本披露更具体地涉及源同步链路以及将数据和时钟编码到同一个信号中的领域。
技术介绍
时钟电路调节在计算机系统中的部件之间(如在印刷电路板上的两个集成电路裸片之间)数据的传输。当数据将要被从数据传输装置传输到数据接收装置时,数据与由时钟信号生成器所生成的时钟信号相结合地从传输装置输出。当数据接收装置接收到来自数据传输装置的数据时,数据接收装置提取结合时钟信号的数据以便适当地检索数据。已经设计了许多种用于使数据接收装置与时钟信号同步的方案,通过该时钟信号将数据从数据传输装置中输出。一种芯片间方案是源同步时钟链路,其中,数据传输装置通过一个或多个数据通道将数据传输至接收装置。在传统的源同步时钟方案中,数据传输装置还通过专用时钟通道将时钟信号传输至接收装置。源同步时钟方案的优势在于:接收装置可以与时钟信号相同步,而不需要复杂的时钟恢复电路。然而,附加的专用时钟信号通道连接了传输装置和接收装置。
技术实现思路
一个实施例将在同一个信号上包括数据信息和时钟信息,从而减小芯片所需的功率。其还减少了特定芯片上所需要的输出引脚的数量。根据一个实施例,对时钟信号的绝对振幅进行调制,以便在任何源同步链路的时钟信道上承载数据。这节省了功率,因为否则时钟信道信号将仅仅为了能够输出用于那些数据信道的时钟戳而耗费功率。本实施例提供了一种使时钟信道同样承载数据的方式。如果根本没有数据信道,时钟信道足以在同一个信号线上同时传输数据和时钟戳。一个实施例是一种源同步数据传输系统,该源同步数据传送系统包括数据传输装置和数据接收装置。该数据传输装置包括时钟信号生成器和耦接至该时钟信号生成器的时钟数据驱动器。该时钟信号生成器生成时钟信号。该时钟数据驱动器接收该时钟信号并且通过调制该时钟信号的振幅来生成调制时钟信号,由此将数据编码到该调制时钟信号中。该调制时钟信号的振幅的可变绝对值反映通过该时钟驱动器被编码到该调制时钟信号中的数据。该数据传输装置在专用时钟通道上将该调制时钟信号传输至该接收装置。该数据传输装置还可以在一条或多条专用数据通道上向该数据接收装置传输带有正常的、未调制振幅的、包括第二数据的数据信号。该数据接收装置通过这些时钟通道和数据通道接收该调制时钟信号和该数据信号。该数据接收装置从该调制时钟信号中检索该数据并且从该数据信号中检索该第二数据。该数据接收装置通过利用该调制时钟信号来对该第二数据的检索进行定时。附图说明图1A是根据一个实施例的数据传输系统的框图。图1B是根据一个实施例的数据传输系统的框图。图2是根据一个实施例的时钟信号、调制时钟信号和数据信号的时序图。图3是根据一个实施例的时钟驱动器电路的示意图。图4是根据一个替代性实施例的时钟驱动器电路的示意图。图5是根据一个实施例的数据接收装置的示意图。图6是根据一个实施例的来自数据接收装置的差分差值放大器的示意图。图7是根据一个实施例的时钟信号和调制时钟信号的时序图。具体实施方式图1A是根据一个实施例的源同步数据传输系统20的框图。源同步数据传输系统20包括数据传输装置22和数据接收装置24。数据传输装置包括时钟信号生成器26、耦接至时钟信号生成器26的数据驱动器28、耦接至时钟信号生成器26的时钟数据驱动器30以及耦接至时钟信号生成器26、数据驱动器28和时钟数据驱动器30的数据源32。数据传输装置22进一步包括耦接至数据驱动器28的数据输出端34以及耦接至时钟数据驱动器30的时钟输出端36。数据接收装置24包括时钟和数据接收器38、耦接至时钟和数据接收器38的数据检索电路40以及耦接至时钟和数据接收器38和数据检索电路40的存储器42。数据接收装置24进一步包括耦接至数据检索电路40的数据输入端44以及耦接至时钟和数据接收器38的时钟输入端46。系统20包括数据传输通道48和时钟传输通道50。数据传输通道48耦接于数据传输装置22的数据输出端34与数据接收装置24的数据输入端44之间。数据传输通道50耦接于数据传输装置22的时钟输出端36与数据接收装置24的时钟输入端46之间。数据传输装置22的时钟信号生成器26生成振荡时钟信号。时钟信号具有特定振荡频率(通常在100MHz与3GHz之间的范围内),不过在此范围之外的频率也可以被使用。在图2的时序图中示出了由时钟信号生成器26生成的时钟信号的示例,以下进行进一步的讨论。时钟信号生成器26可以是任何类型的时钟生成电路,其中许多种时钟生成电路在本领域中是众所周知的。所使用的时钟信号生成器的类型不是供本专利技术构思所使用的材料,并且可以包括例如PLL、晶体振荡器、压控振荡器、流控振荡器或生成适合于用作电子电路中的时钟信号的振荡信号的任何类型的时钟振荡器。替代性地,时钟信号生成器26可以是倍频器/分频器,该倍频器/分频器从在数据传输装置22外部的单独的时钟信号生成器接收外部时钟信号并且根据倍频因子/分频因子输出具有为外部时钟信号的频率的倍数的频率的时钟信号。另外,时钟信号生成器26可以是时钟信号缓冲器,该时钟信号缓冲器接收外部时钟信号并且输出具有与外部时钟信号相同的频率的时钟信号。该缓冲器可以被认为是带有为1的倍频因子的倍频器。时钟数据驱动器30从时钟信号生成器26接收时钟信号,并且基于该时钟信号以及有待用调制时钟信号编码的数据生成调制时钟信号。具体地,时钟数据驱动器30通过对时钟信号的振幅进行调制来生成调制时钟信号。调制时钟信号具有与时钟信号相同的频率,但是调制时钟信号的振幅基于用调制时钟信号编码的第一数据而变化。因此,调制时钟信号承载时钟信号和第一数据两者。时钟数据驱动器30从数据源32接收第一数据并且通过对时钟信号的振幅进行调制来将第一数据编码到调制时钟信号中。在一个示例中,时钟数据驱动器在两个振幅之一之间调制时钟信号。较低振幅可以表示数字“0”,而较高振幅可以表示数字“1”。当调制时钟信号的振幅改变时,调制时钟信号的频率保持恒定。数据的值基于时钟信号的振幅的绝对值。从而,即使调制时钟信号的振幅改变,调制时钟信号可以充当可靠的定时信号。数据源32可以是任何可接受的数据源。在一个实施例中,数据源32是数据存储装置,如闪存阵列、磁性硬盘驱动器、光存储装置或其他类型的存储器或数据存储装置。替代性地,数据源32可以包括以下各项中的一项或多项:寄存器、移位寄存器、硬盘驱动器、传感器信号、FIFO、RAM高速缓存或其他类型的临时数据存储设备。进一步地,数据源32可以是CPU或照相机传感器。本专利技术构思在具有有限的电池引脚和输出引脚的传感器中是有益的,其中一个示例是在蜂窝电话或另一种装置中的照相机。可以仅单独使用时钟引脚来将在拍摄照片时该照相机所感测到的数据从照相机传感器(通常是一种CCD)传送至数据目的地42,从而节省了功率以及在芯片上的引脚量。或者,如在图1A中所示出的,可以在两个引脚上传送数据,一个仅具有数据并且另一个具有时钟加数据。参见图1B,在一些实施例中,时钟引脚还可以作为数据引脚操作,从而使得从传感器中仅提供单个输出,时钟和数据都在同一个引脚上。调制时钟信号通过时钟输出端36和时钟通道50被输出至数据接收装置24。数据接收本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/55/201511001596.html" title="源同步链路的时钟通道上的数据原文来自X技术">源同步链路的时钟通道上的数据</a>

【技术保护点】
一种源同步数据传送装置,包括:时钟信号生成器,所述时钟信号生成器生成时钟信号;第一驱动器,所述第一驱动器耦接至所述时钟信号生成器的输出端并且接收所述时钟信号,所述第一驱动器输出基于所述时钟信号的调制时钟信号并且通过基于第一数据的值对所述调制时钟信号的振幅的绝对值进行调制来将所述数据编码到所述调制时钟信号中;以及时钟输出端,所述时钟输出端耦接至所述第一驱动器并且向接收装置输出所述调制时钟信号。

【技术特征摘要】
2015.06.30 US 14/788,7211.一种源同步数据传送装置,包括:时钟信号生成器,所述时钟信号生成器生成时钟信号;第一驱动器,所述第一驱动器耦接至所述时钟信号生成器的输出端并且接收所述时钟信号,所述第一驱动器输出基于所述时钟信号的调制时钟信号并且通过基于第一数据的值对所述调制时钟信号的振幅的绝对值进行调制来将所述数据编码到所述调制时钟信号中;以及时钟输出端,所述时钟输出端耦接至所述第一驱动器并且向接收装置输出所述调制时钟信号。2.如权利要求1所述的源同步数据传送装置,包括被配置成用于向所述接收装置输出第二数据的数据输出端。3.如权利要求3所述的源同步数据传送装置,包括至所述第一驱动器的数据源,其中,从所述数据源检索所述第一数据和所述第二数据。4.如权利要求1所述的源同步数据传送装置,其中,所述调制时钟信号的时钟周期的上升边和下降沿两者指示所述第一数据的单独位。5.如权利要求1所述的源同步数据传送装置,其中,所述第一驱动器在第一阈值与第二阈值之间对所述时钟信号的振幅进行调制,其中,所述第一阈值和所述第二阈值各自表示所述第一数据的对应数据值。6.如权利要求1所述的源同步数据传送装置,其中,所述第一驱动器在至少四个不同的阈值之间对所述调制时钟信号的振幅进行调制,每个阈值表示所述第一数据的对应数据值。7.如权利要求1所述的源同步数据传送装置,其中,所述时钟信号生成器是时钟倍频器。8.如权利要求1所述的源同步数据传送装置,其中,所述时钟信
\t号生成器是时钟缓冲器。9.一种方法,包括:在数据传输装置中生成第一时钟信号;基于所述第一时钟信号在所述数据传输装置中生成调制时钟信号;通过对所述第一时钟信号的振幅的绝对值进行调制来在所述调制时钟信号中编码第一数据;从所述数据传输装置的时钟输出端输出所述调制时钟信号;以及从所述传输装置的数据输出端输出数据信号,所述数据信号包括第二数据。10.如权利要求9所述的方法,包括:在数据接收装置的时钟输入端中接收来自所述时钟输出端的所述调制时钟信号;在所述接收装置中从所述调制时钟信号中检索所述第一数据;在所述数据接收装置的数据输入端中接收所述数据信号;以及在所述接收装置中从所述数据信号中检索所述第二数据。11.如权利要求10所述的方法,包括:向所述接收装置的比较器提供所述调制时钟信号;以及从所述比较器输出归一化时钟信号,所述归一化时钟信号具有恒定振幅以及与所述调制时钟信号...

【专利技术属性】
技术研发人员:T·南迪N·古普塔
申请(专利权)人:意法半导体国际有限公司
类型:发明
国别省市:荷兰;NL

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1