【技术实现步骤摘要】
本披露涉及用于数据传输的时钟链路领域。本披露更具体地涉及源同步链路以及将数据和时钟编码到同一个信号中的领域。
技术介绍
时钟电路调节在计算机系统中的部件之间(如在印刷电路板上的两个集成电路裸片之间)数据的传输。当数据将要被从数据传输装置传输到数据接收装置时,数据与由时钟信号生成器所生成的时钟信号相结合地从传输装置输出。当数据接收装置接收到来自数据传输装置的数据时,数据接收装置提取结合时钟信号的数据以便适当地检索数据。已经设计了许多种用于使数据接收装置与时钟信号同步的方案,通过该时钟信号将数据从数据传输装置中输出。一种芯片间方案是源同步时钟链路,其中,数据传输装置通过一个或多个数据通道将数据传输至接收装置。在传统的源同步时钟方案中,数据传输装置还通过专用时钟通道将时钟信号传输至接收装置。源同步时钟方案的优势在于:接收装置可以与时钟信号相同步,而不需要复杂的时钟恢复电路。然而,附加的专用时钟信号通道连接了传输装置和接收装置。
技术实现思路
一个实施例将在同一个信号上包括数据信息和时钟信息,从而减小芯片所需的功率。其还减少了特定芯片上所需要的输出引脚的数量。根据一个实施例,对时钟信号的绝对振幅进行调制,以便在任何源同步链路的时钟信道上承载数据。这节省了功率,因为否则时钟信道信号将仅仅为了能够输出用于那些数据信道的时钟戳而耗费功率。本实施例提供了一种使时钟信道同样承载数据的方式。如果根本没有数据信道,时钟信道足以在同一个信号线上同时传输数据和时钟戳。一个实施例是一种源同步数据传输系统,该源同步数据传送系统包括数据传输装置和数据接收装置。该数据传输装置 ...
【技术保护点】
一种源同步数据传送装置,包括:时钟信号生成器,所述时钟信号生成器生成时钟信号;第一驱动器,所述第一驱动器耦接至所述时钟信号生成器的输出端并且接收所述时钟信号,所述第一驱动器输出基于所述时钟信号的调制时钟信号并且通过基于第一数据的值对所述调制时钟信号的振幅的绝对值进行调制来将所述数据编码到所述调制时钟信号中;以及时钟输出端,所述时钟输出端耦接至所述第一驱动器并且向接收装置输出所述调制时钟信号。
【技术特征摘要】
2015.06.30 US 14/788,7211.一种源同步数据传送装置,包括:时钟信号生成器,所述时钟信号生成器生成时钟信号;第一驱动器,所述第一驱动器耦接至所述时钟信号生成器的输出端并且接收所述时钟信号,所述第一驱动器输出基于所述时钟信号的调制时钟信号并且通过基于第一数据的值对所述调制时钟信号的振幅的绝对值进行调制来将所述数据编码到所述调制时钟信号中;以及时钟输出端,所述时钟输出端耦接至所述第一驱动器并且向接收装置输出所述调制时钟信号。2.如权利要求1所述的源同步数据传送装置,包括被配置成用于向所述接收装置输出第二数据的数据输出端。3.如权利要求3所述的源同步数据传送装置,包括至所述第一驱动器的数据源,其中,从所述数据源检索所述第一数据和所述第二数据。4.如权利要求1所述的源同步数据传送装置,其中,所述调制时钟信号的时钟周期的上升边和下降沿两者指示所述第一数据的单独位。5.如权利要求1所述的源同步数据传送装置,其中,所述第一驱动器在第一阈值与第二阈值之间对所述时钟信号的振幅进行调制,其中,所述第一阈值和所述第二阈值各自表示所述第一数据的对应数据值。6.如权利要求1所述的源同步数据传送装置,其中,所述第一驱动器在至少四个不同的阈值之间对所述调制时钟信号的振幅进行调制,每个阈值表示所述第一数据的对应数据值。7.如权利要求1所述的源同步数据传送装置,其中,所述时钟信号生成器是时钟倍频器。8.如权利要求1所述的源同步数据传送装置,其中,所述时钟信
\t号生成器是时钟缓冲器。9.一种方法,包括:在数据传输装置中生成第一时钟信号;基于所述第一时钟信号在所述数据传输装置中生成调制时钟信号;通过对所述第一时钟信号的振幅的绝对值进行调制来在所述调制时钟信号中编码第一数据;从所述数据传输装置的时钟输出端输出所述调制时钟信号;以及从所述传输装置的数据输出端输出数据信号,所述数据信号包括第二数据。10.如权利要求9所述的方法,包括:在数据接收装置的时钟输入端中接收来自所述时钟输出端的所述调制时钟信号;在所述接收装置中从所述调制时钟信号中检索所述第一数据;在所述数据接收装置的数据输入端中接收所述数据信号;以及在所述接收装置中从所述数据信号中检索所述第二数据。11.如权利要求10所述的方法,包括:向所述接收装置的比较器提供所述调制时钟信号;以及从所述比较器输出归一化时钟信号,所述归一化时钟信号具有恒定振幅以及与所述调制时钟信号...
【专利技术属性】
技术研发人员:T·南迪,N·古普塔,
申请(专利权)人:意法半导体国际有限公司,
类型:发明
国别省市:荷兰;NL
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。