【技术实现步骤摘要】
一种提高响应速度的LDO电路
[0001]本专利技术涉及集成电路领域,更具体地,涉及一种提高响应速度的LDO电路。
技术介绍
[0002]现有技术中,LDO(Low Dropout Regulator,低压差线性稳压器)电路通常由误差放大器、功率管、分压电阻、输出电容等元件组成,以实现对输出电压的调节。为了降低误差放大器的负载、实现更好的稳定性或是防止后级负载电路对误差放大器输出的影响,通常还会在LDO电路中增加缓冲器。
[0003]然而,由于缓冲器的尾电流大小对于电路的静态功耗会产生严重的影响,当尾电流过大时,电路的静态功耗也会非常大,从而降低了芯片或整个电路的电源利用率,同时由于静态功耗过大,电路温度升高过快,也降低了输出的精确程度。
[0004]另一方面,为了限制电路的静态功耗,通常会对缓冲器的尾电流的大小进行控制,而当流过缓冲器MOS管中的电流较小时,必然引发缓冲器的响应时间延长,制约了LDO电路的响应速度。
[0005]因此,亟需一种提高响应速度的LDO电路。
技术实现思路
...
【技术保护点】
【技术特征摘要】
1.一种提高响应速度的LDO电路,其特征在于:所述电路包括误差放大器、缓冲器、电流采样单元、功率管、分压电阻和输出电容;其中,所述误差放大器,与所述缓冲器、分压电阻连接,基于其输出端和正相输入端之间的缓冲器、功率管、分压电阻形成反馈回路,并基于所述反馈回路实现对于参考电压V
ref
的放大输出;所述缓冲器,与所述电流采样单元连接,基于所述电流采样单元反馈的感应电流提高响应速度,以将所述误差放大器的放大输出送至所述功率管的栅极;所述电流采样单元,与功率管的漏极连接,用于基于所述功率管的负载电流为所述缓冲器提供感应电流。2.根据权利要求1中所述的一种提高响应速度的LDO电路,其特征在于:所述误差放大器的负相输入端与所述参考电压V
ref
连接,正相输入端与所述分压电阻的分压点连接,输出端与所述缓冲器的正相输入端连接。3.根据权利要求2中所述的一种提高响应速度的LDO电路,其特征在于:所述缓冲器的负相输入端与其输出端直接连接,并接入所述功率管的栅极;所述缓冲器的正相输入端与所述误差放大器的输出端连接;所述缓冲器的尾电流端同时与电流源和电流采样单元的输出端连接。4.根据权利要求3中所述的一种提高响应速度的LDO电路,其特征在于:所述缓冲器包括正相输入管Mp1、负相输入管Mp2、电流源I
b1
、镜像输出管Mn1和Mn2;其中,所述正相输入管Mp1的栅极为所述缓冲器的正相输入端,源极分别与负相输入管Mp2的源极、电流源I
b1
、电流采样单元的输出端连接,漏极与所述镜像输出管Mn1的漏极和栅极、镜像输出管Mn2的栅极连接;所述负相输入管Mp2的栅极为所述缓冲器的负相输入端,漏极作为所述缓冲器的输出端与所述镜像输出管Mn2的漏极连接;所述镜像输出管Mn1和Mn2的源极均接地。5.根据权利要求4中所述的一种提高响应速度的LDO电路,其特征在于:所述电流采样...
【专利技术属性】
技术研发人员:肖飞,
申请(专利权)人:圣邦微电子北京股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。