【技术实现步骤摘要】
一种多任务低延时数据记录系统
[0001]本专利技术涉及测试设备领域,具体涉及一种多任务低延时数据记录系统。
技术介绍
[0002]数据记录仪用途比较广泛,可用于各种型号武器装备、民用设备等多种场合,特别是对于航空航天等领域,由于型号产品的特殊性,产品工作过程运动的轨迹较长,无法经济有效的收集工作(飞行)过程中的相关数据,通过数据记录仪,可收集工作全时间范围内的各种数据,有利于发现工作(飞行)中出现的问题,故障诊断,可以极大的节省人力物力财力,缩减武器装备的研制周期。
[0003]对于航空航天的相关装备,如何动态获取各类武器装备工作中或飞行过程中的各种数据,一般常见有两种办法:一种是采用线缆(电缆)连接检测传输方法,第二种方法是采用无线电通讯传输方式。前者的应用范围虽然较为广泛,且成本较为低廉,可靠性也较高,但对激光类制导装备无法较好的采用;后者系统设计相对复杂,测试所耗费的成本也相对较高,因此难以适应多种场合的应用。基于以上情况,研发出一种既可有效获取武器装备工作过程中的完整的信息数据流,同时耗费的成本也相对低廉, ...
【技术保护点】
【技术特征摘要】
1.一种多任务低延时数据记录系统,其特征在于:包括数据处理核心板、通讯接口板,二者之间采用B2B结构进行连接对插,所述数据处理核心板上集成有控制时序模块,所述通讯接口板上集成有信号隔离、电平、总线控制、收发电路。2.根据权利要求1所述的一种多任务低延时数据记录系统,其特征在于:所述数据处理核心板的大小为80
×
50mm,数据处理核心板上集成有ARM处理器STM32F429NIH6和可编程逻辑处理器EPM2210F256G,并通过ARM处理器实现对CAN总线、同步串行数据、异步串行数据的通信;数据处理核心板上还扩展有SRAM、SDRAM、NorFlash存储器;数据处理核心板将ARM处理器的其余引脚,CPLD对外引出180个可编程IO,通过B2B连接器引出,供外部扩展,CPLD与ARM处理器通过FMC静态随机存储通过异步访问方式实现双向通信,同时对接收数据进行帧头、帧尾判读,并进行奇偶校验、CRC校验。3.根据权利要求2所述的一种多任务低延时数据记录系统,其特征在于:所述ARM处理器上集成有Free
‑
RTOS实时操作系统和FATFS文件管理系统,以实现对脉冲信号、PCM流通信信号、遥测数据多任务管理,并通过时间片的管理实现多任务的仲裁,采用互斥锁实现多任务数据存储;在应用层通过调用FATFS文件系统底层驱动软件,通过驱动函数实现对磁盘的写入、读取实现对多接口数据的存储。4.根据权利要求2所述的一种多任务低延时数据记录系统,其特征在于:所述ARM处理器通过FMC总线实现控制器与CPLD数据交互,定时每隔10ms将数据发送给ARM处理器,CPLD计数器响应ARM控制命令,每隔10ms对数据进行锁存,通过FMC通信控制器实现CPLD与ARM处理器数据交互,以实现开...
【专利技术属性】
技术研发人员:周柯,邹力,邓世恒,张梦竹,周承平,汪可青,胡洪,萧曦,徐灿,
申请(专利权)人:湖北三江航天红峰控制有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。