【技术实现步骤摘要】
时序检测及时序纠错系统
[0001]本公开涉及集成电路的
,尤其涉及一种时序检测及时序纠错系统。
技术介绍
[0002]传统数字电路为对抗制造工艺、电压和温度(Process VoltageTemperature,PVT)对芯片造成的影响,通常要为芯片的时序保留一定的设计余量,主要体现在根据时序情况调节芯片电源电压或时钟频率。当电路工作于标准电压时,电路的延时对PVT波动的影响不太敏感。但是,当电源电压持续降低到阈值电压附近时,电路延时对PVT波动变得非常敏感,如果依然通过保留设计余量的方式进行电路设计将会付出极大的设计代价和造成严重的性能浪费。因此,时序检测电路结构应运而生。
[0003]现有的时序检测技术主要采用基于锁存器和跳变检测单元的原位时序检错纠错结构。但是当电压降低到近亚阈值区域时,其跳变检测电路工作面临失效。此外,原位时序检测电路带来严重的短路径问题,目前解决路径问题的方式带来极高的设计难度及巨大的面积开销。
技术实现思路
[0004]鉴于上述问题,本公开提供了时序检测及时序纠错系 ...
【技术保护点】
【技术特征摘要】
1.一种时序检测及时序纠错系统,其特征在于,包括:跳变检测单元(1),用于在检测到的时钟高电平期的时序变化存在异常的情况下,产生错误脉冲信号;正锁存器(2),用于响应于所述错误脉冲信号,根据高电平期间的穿通性输出正确数据,实现时序纠错;时钟门控单元(3),用于响应于所述错误脉冲信号,对时钟进行门控,实现时钟周期频率的单周期降频;电压调控单元(4),用于响应于所述错误脉冲信号,根据时序错误出现的频率进行电压调节。2.根据权利要求1所述的时序检测及时序纠错系统,其特征在于,所述时钟门控单元(3)响应于所述错误脉冲信号,对时钟进行门控,实现时钟周期频率的单周期降频包括:消除下一级时钟脉冲,将时钟周期变为原时钟周期的2倍;若所述时钟门控单元(3)下一周期未接收到所述错误脉冲信号,则恢复为原时钟周期。3.根据权利要求2所述的时序检测及时序纠错系统,其特征在于,所述时钟门控单元(3)包括:触发器,用于在时钟下降沿采集所述错误脉冲信号并生成相应的数据;反相器,用于翻转所述数据的相位。4.根据权利要求3所述的时序检测及时序纠错系统,其特征在于,若所述触发器采集到所述错误脉冲信号时,则生成逻辑“1”,经由所述反相器翻转后变为逻辑“0”,经过与门将下一级时钟门控掉。5.根据权利要求4所述的时序检测及时序纠错系统,其特征在于,若所述...
【专利技术属性】
技术研发人员:赵慧冬,刘纪良,李智,乔树山,
申请(专利权)人:中国科学院微电子研究所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。