像素驱动电路及其驱动方法和显示面板技术

技术编号:37677159 阅读:16 留言:0更新日期:2023-05-26 04:42
本发明专利技术提供一种像素驱动电路,包括:数据写入子电路、阈值补偿子电路、驱动子电路和存储子电路;其中,数据写入子电路,被配置为响应于第一扫描信号,将数据电压信号传输至驱动子电路的第一端;阈值补偿子电路,被配置为响应于第一扫描信号,对驱动子电路的阈值电压进行补偿;存储子电路,被配置为对数据电压信号进行存储;驱动子电路,被配置为根据其第一端和第一控制端的电压为待驱动的发光器件提供驱动电流;还包括阈值电压漂移消除子电路,被配置为响应于第二扫描信号,将可变的反向偏置电压信号传输至驱动子电路的第二控制端;可变的反向偏置电压信号,与数据电压信号的极性相反。该像素驱动电路能改善或消除驱动子电路的阈值电压漂移。阈值电压漂移。阈值电压漂移。

【技术实现步骤摘要】
像素驱动电路及其驱动方法和显示面板


[0001]本专利技术属于显示
,具体涉及一种像素驱动电路及其驱动方法和显示面板。

技术介绍

[0002]目前,微型发光二极管(Micro Light Emitting Diode,Micro LED)显示技术正在日新月异地发展,由于其突出的优点:体积微型、低耗电、高色彩饱和度、反应速度快、寿命长等吸引了广大科技工作者的投入研究。

技术实现思路

[0003]本专利技术旨在至少解决现有技术中存在的技术问题之一,提供一种像素驱动电路及其驱动方法和显示面板。该像素驱动电路能改善或消除驱动子电路随数据电压信号变化的不同程度的阈值电压漂移,确保稳定驱动,改善或消除发光器件的发光滞后问题,改善或避免显示画面出现残像。
[0004]本实施例提供一种像素驱动电路,包括:数据写入子电路、阈值补偿子电路、驱动子电路和存储子电路;其中,
[0005]所述数据写入子电路,被配置为响应于第一扫描信号,将数据电压信号传输至驱动子电路的第一端;
[0006]所述阈值补偿子电路,被配置为响应于第一扫描信号,对所述驱动子电路的阈值电压进行补偿;
[0007]所述存储子电路,被配置为对所述数据电压信号进行存储;
[0008]所述驱动子电路,被配置为根据其第一端和第一控制端的电压为待驱动的发光器件提供驱动电流;
[0009]还包括阈值电压漂移消除子电路,被配置为响应于第二扫描信号,将可变的反向偏置电压信号传输至所述驱动子电路的第二控制端;
[0010]所述可变的反向偏置电压信号,与所述数据电压信号的极性相反,且用于消除前一帧或者前一行所述数据电压信号引起的所述驱动子电路的阈值电压漂移。
[0011]可选地,所述阈值电压漂移消除子电路包括第八晶体管,所述第八晶体管的控制极连接第二扫描线,所述第八晶体管的第一极连接所述驱动子电路的第二控制端,所述第八晶体管的第二极连接数据线。
[0012]可选地,所述驱动子电路包括驱动晶体管,
[0013]所述驱动晶体管的第一极用作所述驱动子电路的第一端,所述驱动晶体管的第二极用作所述驱动子电路的第二端,所述驱动晶体管的第一控制极用作所述驱动子电路的第一控制端,所述驱动晶体管的第二控制极用作所述驱动子电路的第二控制端;
[0014]所述驱动晶体管的第一控制极与第一极和第二极之间形成PNP型晶体管,所述驱动晶体管的第二控制极与第一极和第二极之间形成NPN型晶体管;
[0015]或者,所述驱动晶体管的第一控制极与第一极和第二极之间形成NPN型晶体管,所述驱动晶体管的第二控制极与第一极和第二极之间形成PNP型晶体管。
[0016]可选地,所述阈值补偿子电路包括阈值补偿晶体管,所述数据写入子电路包括数据写入晶体管,存储子电路包括存储电容;
[0017]所述驱动晶体管的第一极连接所述数据写入晶体管的第二极,所述驱动晶体管的第二极连接所述阈值补偿晶体管的第一极,所述驱动晶体管的第一控制极连接所述阈值补偿晶体管的第二极和所述存储电容的第一极板,所述驱动晶体管的第二控制极连接所述第八晶体管的第一极;
[0018]所述数据写入晶体管的第一极连接数据线,所述数据写入晶体管的控制极连接第一扫描线;
[0019]所述阈值补偿晶体管的控制极连接第一扫描线;
[0020]所述存储电容的第二极板连接第一电源电压线。
[0021]可选地,还包括:
[0022]第一发光控制子电路,被配置为响应于第一发光控制信号,控制第一电压是否能够被写入所述驱动子电路的第一端。
[0023]可选地,所述第一发光控制子电路包括第一发光控制晶体管;
[0024]所述第一发光控制晶体管的第一极连接第一电源电压线,所述第一发光控制晶体管的第二极连接所述驱动子电路的第一端,所述第一发光控制晶体管的控制极连接第一发光控制线。
[0025]可选地,还包括:
[0026]第一复位子电路,被配置为响应于第三扫描信号,并通过第一初始化信号对所述驱动子电路的第一控制端的电压进行复位。
[0027]可选地,所述第一复位子电路包括第一复位晶体管;
[0028]所述第一复位晶体管的第一极连接第一初始化信号端,所述第一复位晶体管的第二极连接所述驱动子电路的第一控制端,所述第一复位晶体管的控制极连接所述第三扫描线。
[0029]可选地,还包括:
[0030]第二发光控制子电路,被配置为响应于第二发光控制信号,导通或断开所述驱动子电路和所述待驱动的发光器件之间的连接。
[0031]可选地,所述第二发光控制子电路包括第二发光控制晶体管;
[0032]所述第二发光控制晶体管的第一极连接所述驱动子电路的第二端,所述第二发光控制晶体管的第二极连接所述待驱动的发光器件的第一电极,所述第二发光控制晶体管的控制极连接第二发光控制线。
[0033]可选地,还包括:
[0034]第二复位子电路,被配置为响应于第三扫描信号,通过第二初始化信号对所述待驱动的发光器件进行初始化。
[0035]可选地,所述第二复位子电路包括第二复位晶体管;
[0036]所述第二复位晶体管的第一极连接所述待驱动的所述发光器件的第一电极,所述第二复位晶体管的第二极连接第二初始化信号端,所述第二复位晶体管的控制极连接第三
扫描线。
[0037]本专利技术实施例还提供一种显示面板,包括多个像素单元,所述多个像素单元中的每个包括像素驱动电路和发光器件;
[0038]所述像素驱动电路包括上述像素驱动电路。
[0039]本专利技术实施例还提供一种上述像素驱动电路的驱动方法,包括:
[0040]阈值电压漂移消除阶段,阈值电压漂移消除子电路响应于第二扫描信号,将数据线上输入的可变的反向偏置电压信号写入至驱动子电路的第二控制端,以消除数据线上输入的前一帧或者前一行数据电压信号引起的所述驱动子电路的阈值电压漂移;
[0041]复位阶段,第一复位子电路响应于第三扫描信号,通过第一初始化信号对所述驱动子电路的第一控制端的电压进行复位,同时,第二复位子电路响应于第三扫描信号,通过第二初始化信号对所述待驱动的发光器件进行初始化;
[0042]数据写入及阈值补偿阶段,数据写入子电路响应于第一扫描信号,将数据电压信号写入至所述驱动子电路的第一端,同时,阈值补偿子电路响应于第一扫描信号,对所述驱动子电路的阈值电压进行补偿;
[0043]发光阶段,第一发光控制子电路响应于第一发光控制信号,控制第一电压写入所述驱动子电路的第一端,同时,第二发光控制子电路响应于第二发光控制信号,导通所述驱动子电路和所述待驱动的发光器件之间的连接。
[0044]可选地,所述第二扫描信号、所述第三扫描信号和所述第一扫描信号在一帧显示时间内逐行依次输入;
[0045]所述第二扫描信号在阈值电压漂移消除阶段输入;
[0046]所述第三扫描信号在复位阶段输入;本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,包括:数据写入子电路、阈值补偿子电路、驱动子电路和存储子电路;其中,所述数据写入子电路,被配置为响应于第一扫描信号,将数据电压信号传输至驱动子电路的第一端;所述阈值补偿子电路,被配置为响应于第一扫描信号,对所述驱动子电路的阈值电压进行补偿;所述存储子电路,被配置为对所述数据电压信号进行存储;所述驱动子电路,被配置为根据其第一端和第一控制端的电压为待驱动的发光器件提供驱动电流;其特征在于,还包括阈值电压漂移消除子电路,被配置为响应于第二扫描信号,将可变的反向偏置电压信号传输至所述驱动子电路的第二控制端;所述可变的反向偏置电压信号,与所述数据电压信号的极性相反,且用于消除前一帧或者前一行所述数据电压信号引起的所述驱动子电路的阈值电压漂移。2.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值电压漂移消除子电路包括第八晶体管,所述第八晶体管的控制极连接第二扫描线,所述第八晶体管的第一极连接所述驱动子电路的第二控制端,所述第八晶体管的第二极连接数据线。3.根据权利要求2所述的像素驱动电路,其特征在于,所述驱动子电路包括驱动晶体管,所述驱动晶体管的第一极用作所述驱动子电路的第一端,所述驱动晶体管的第二极用作所述驱动子电路的第二端,所述驱动晶体管的第一控制极用作所述驱动子电路的第一控制端,所述驱动晶体管的第二控制极用作所述驱动子电路的第二控制端;所述驱动晶体管的第一控制极与第一极和第二极之间形成PNP型晶体管,所述驱动晶体管的第二控制极与第一极和第二极之间形成NPN型晶体管;或者,所述驱动晶体管的第一控制极与第一极和第二极之间形成NPN型晶体管,所述驱动晶体管的第二控制极与第一极和第二极之间形成PNP型晶体管。4.根据权利要求3所述的像素驱动电路,其特征在于,所述阈值补偿子电路包括阈值补偿晶体管,所述数据写入子电路包括数据写入晶体管,存储子电路包括存储电容;所述驱动晶体管的第一极连接所述数据写入晶体管的第二极,所述驱动晶体管的第二极连接所述阈值补偿晶体管的第一极,所述驱动晶体管的第一控制极连接所述阈值补偿晶体管的第二极和所述存储电容的第一极板,所述驱动晶体管的第二控制极连接所述第八晶体管的第一极;所述数据写入晶体管的第一极连接数据线,所述数据写入晶体管的控制极连接第一扫描线;所述阈值补偿晶体管的控制极连接第一扫描线;所述存储电容的第二极板连接第一电源电压线。5.根据权利要求1

4中任一项所述的像素驱动电路,其特征在于,还包括:第一发光控制子电路,被配置为响应于第一发光控制信号,控制第一电压是否能够被写入所述驱动子电路的第一端。6.根据权利要求5所述的像素驱动电路,其特征在于,所述第一发光控制子电路包括第
一发光控制晶体管;所述第一发光控制晶体管的第一极连接第一电源电压线,所述第一发光控制晶体管的第二极连接所述驱动子电路的第一端,所述第一发光控制晶体管的控制极连接第一发光控制线。7.根据权利要求5所述的像素驱动电路,其特征在于,还包括:第一复位子电路,被配置为响应于第三扫描信号,并通过第一初始化信号对所述驱动子电路的第一控制端的电压进行复位。8.根据权利要求7所述的像素驱动电路,其特征在于,所述第一复位子电路包括第一复位晶体...

【专利技术属性】
技术研发人员:朴宇成赵永亮李光明
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1