【技术实现步骤摘要】
本专利技术涉及一种传输线拓朴布线架构,特别是涉及一种在高速电路中北桥芯片与DDR连接器在主机板上互连的传输线拓朴布线架构。
技术介绍
电子技术的发展使得IC(集成电路)的工作速度越来越快,频率越来越高,当信号的互连延迟大于边沿信号翻转阈值时间的20%时,PCB(印刷电路板)上信号线就会呈现出传输线效应,即联机不再是显示集总参数的单纯的导线,而是呈现出分布的参数效应,这就是高速设计。随着半导体工艺的发展,高速设计成为产品设计中的一个重要环节,与传统的设计比较,高速设计要更多地考虑到信号完整性问题,而高速设计所面临的过冲(overshoot)、下冲(under shoot)、振铃(ringing)、延迟和单调性等信号完整性问题,将成为传统设计的一个瓶颈。在高速印刷电路板上,一条导线已经不再是单纯的导线,而须当作传输线看待,按照传输线理论来处理。当信号在高速PCB上沿传输线传输时遇到阻抗不匹配,将有部分能量从阻抗不连续点沿传输线传回,造成反射现象。图1为现有的菊花链(Daisy Chain)型拓朴布线架构的北桥芯片与两DDR插槽互连的示意图,北桥芯片10通过一条传输线 ...
【技术保护点】
一种T型传输线拓朴布线架构,应用于北桥芯片与一第一连接器插槽及一第二连接器插槽的连接上,其特征在于:所述第一连接器插槽与所述第二连接器插槽分别连接于T型传输线拓朴布线架构的同一边的两末端,所述芯片连接于T型传输线拓朴布线架构另一边末端,所述第一连接器插槽与第二连接器插槽的传输线等阻抗地相连于一联结点后连接至芯片中。
【技术特征摘要】
【专利技术属性】
技术研发人员:许寿国,周杰,朱翔,胡红梅,
申请(专利权)人:鸿富锦精密工业深圳有限公司,鸿海精密工业股份有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。