一种基于延迟锁相环路的电容检测方法及电容检测电路技术

技术编号:36254326 阅读:13 留言:0更新日期:2023-01-07 09:48
本发明专利技术实施例提供一种基于延迟锁相环路的电容检测方法及电容检测电路,方法包括:将参考时钟信号依次通过第一电容和第一电压比较器进行延迟处理,得到第一延迟信号;将参考时钟信号与主通路在上一时间步的输出信号依次通过第二电容和第二电压比较器进行延迟处理,得到第二延迟信号;将第一延迟信号与第二延迟信号输入主通路,得到主通路在当前时间步的输出信号;当主通路在当前时间步的输出信号稳定时,根据当前时间步的输出信号计算第一电容的值。本发明专利技术可以使第一电压比较器与第二电压比较器工作在信号量较高的翻转点,从而可以提高延迟时间的信号量,提高锁定范围,进而提高电容检测的精确度。高电容检测的精确度。高电容检测的精确度。

【技术实现步骤摘要】
一种基于延迟锁相环路的电容检测方法及电容检测电路


[0001]本专利技术涉及电子设备领域,尤其涉及一种基于延迟锁相环路的电容检测方法及电容检测电路。

技术介绍

[0002]延迟锁相环的作用是消除时钟延迟,实现零传输延迟,使输入的时钟信号与整个芯片内部全局时钟网络之间偏差最小,延迟锁相环主要由鉴相器、电荷泵和采样器组成,通过采样器的输出和鉴相器形成消除通路,通过反馈信号来使全局时钟网络的时钟信号与输入的时钟信号同步。在现有电容检测电路中,是通过信号通路中的延迟电容对输入的时钟信号进行延迟,通过消除通路中的电容确定延迟信号,因此,需要对信号通路的延迟电容和反馈环中的电容大小进行检测和调整,使输入的时钟信号在延迟后与输出的时钟信号的相同同步,在输出的时钟信号稳定时,计算出信号通路中的延迟电容的值。但由于现有延迟锁相环是通过输入的时钟信号来进行信号反馈的,使得延迟时间的信号量低,锁定范围较窄,导致电容检测的精确度不高。

技术实现思路

[0003]本专利技术实施例提供一种基于延迟锁相环路的电容检测方法,通过在信号通路和消除通路中设置第一电压比较器和第二电压比较器,并对第一电压比较器与第二电压比较器的翻转点进行调整,可以使第一电压比较器与第二电压比较器工作在较高的翻转点,从而可以提高延迟时间的信号量,提高锁定范围,进而提高电容检测的精确度。
[0004]第一方面,本专利技术实施例提供一种基于延迟锁相环路的电容检测方法,应用于电容检测电路,所述电容检测电路包括:主通路、信号通路以及消除通路,所述信号通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输出端电连接以使所述主通路与所述消除通路构成延迟锁相环路,其中,所述信号通路包括第一电容和第一电压比较器,所述消除通路包括第二电容和第二电压比较器,所述第一电压比较器的翻转点根据所述第一电压比较器的阈值电压进行调整,所述第二电压比较器的翻转点根据所述第二电压比较器的阈值电压进行调整,所述方法包括以下步骤:将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号;将消除通路的输入信号与所述主通路在上一时间步的输出信号依次通过所述第二电容和所述第二电压比较器进行延迟处理,得到第二延迟信号;将所述第一延迟信号与第二延迟信号输入主通路,得到所述主通路在当前时间步的输出信号;当所述主通路在当前时间步的输出信号稳定时,根据所述当前时间步的输出信号计算所述第一电容的值。
[0005]可选的,所述将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号的步骤包括:将所述参考时钟信号通过所述第一电容进行延迟处理,得到第一待翻转信号;当所述第一待翻转信号达到所述第一电压比较器的翻转点时,对所述第一待翻转信号进行翻转,得到第一延迟信号。
[0006]可选的,所述将消除通路的输入信号与所述主通路在上一时间步的输出信号依次通过所述第二电容和所述第二电压比较器进行延迟处理,得到第二延迟信号的步骤包括:将所述主通路在上一时间步的输出信号加载到所述第二电容,并通过加载了所述主通路在上一时间步的输出信号的所述第二电容对所述消除通路的输入信号进行延迟处理,得到第二待翻转信号;当所述第二待翻转信号达到所述第二电压比较器的翻转点时,对所述第二待翻转信号进行翻转,得到第二延迟信号。
[0007]可选的,在所述将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号的步骤之前,所述方法还包括:以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者供电电源的电压值为接近点,确定所述第一电压比较器的目标翻转点;通过控制所述第一电压比较器的阈值电压,调整所述第一电压比较器的翻转点到所述第一电压比较器的目标翻转点。
[0008]可选的,在所述以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者电源电压为接近点,确定所述第一电压比较器的目标翻转点的步骤之前,所述方法还包括:确定主通路的相位差检测类型;根据所述主通路的相位差检测类型,确定所述接近点的类型,所述接近点的类型包括所述第一电容的上升沿终点、所述第一电容的下降沿终点以及所述供电电源的电压值。
[0009]可选的,所述主通路包括鉴频鉴相器,所述根据所述主通路的相位差检测类型,确定所述接近点的类型的步骤包括:当所述鉴频鉴相器检测的是上升沿的相位差时,确定所述接近点的类型为所述第一电容的上升沿终点;当所述鉴频鉴相器检测的是下降沿的相位差时,确定所述接近点的类型为所述第一电容的下降沿终点;当所述第一电压比较器的上升沿对应于所述参考时钟信号的上升沿,且所述鉴频鉴相器检测上升沿的相位差时,确定所述接近点的类型为供电电源的电压值。
[0010]可选的,所述以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者电源电压为接近点,确定所述第一电压比较器的目标翻转点的步骤包括:确定延迟时间的信号量;根据所述延迟时间的信号量,调整所述第一电压比较器的翻转点与所述接近点的距离值;根据所述第一电压比较器的翻转点与所述接近点的距离值,确定所述第一电压比
较器的目标翻转点。
[0011]可选的,所述以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者电源电压为接近点,确定所述第一电压比较器的目标翻转点的步骤包括:确定延迟时间的信号量;根据所述延迟时间的信号量,调整所述第一电压比较器的翻转点与所述接近点的比例值;根据所述第一电压比较器的翻转点与所述接近点的比例值,确定所述第一电压比较器的目标翻转点。
[0012]可选的,所述第一电压比较器的翻转点与所述第二电压比较器的翻转点相同,所述第一电压比较器的阈值电压与所述第二电压比较器的阈值电压通过同一个调整信号进行调整。
[0013]第二方面,本专利技术实施例提供一种电容检测电路,所述电容检测电路包括:主通路、信号通路以及消除通路,所述信号通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输出端电连接以使所述主通路与所述消除通路构成延迟锁相环路,其中,所述信号通路包括第一电容和第一电压比较器,所述消除通路包括第二电容和第二电压比较器,所述第一电压比较器的翻转点所述根据第一电压比较器的阈值电压进行调整,所述第二电压比较器的翻转点根据所述第二电压比较器的阈值电压进行调整,所述电容检测电路用于实现如本专利技术实施例中任一项所述的基于延迟锁相环路的电容检测方法中的步骤。
[0014]本专利技术实施例中,将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号;将所述参考时钟信号与所述主通路在上一时间步的输出信号依次通过所述第二电容和所述第二电压比较器进行延迟处理,得到第二延迟信号;将所述第一延迟信号与第二延迟信号输入主通路,得到所述主通路在当前时间步的输出信号;当所述主通路在当前时间步的输出信号稳定时,根据所述当前时间步的输出信号计算所述第一电容的值。通本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于延迟锁相环路的电容检测方法,其特征在于,应用于电容检测电路,所述电容检测电路包括:主通路、信号通路以及消除通路,所述信号通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输入端电连接,所述消除通路的输出端与所述主通路的输出端电连接以使所述主通路与所述消除通路构成延迟锁相环路,其中,所述信号通路包括第一电容和第一电压比较器,所述消除通路包括第二电容和第二电压比较器,所述第一电压比较器的翻转点根据所述第一电压比较器的阈值电压进行调整,所述第二电压比较器的翻转点根据所述第二电压比较器的阈值电压进行调整,所述方法包括以下步骤:将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号;将消除通路的输入信号与所述主通路在上一时间步的输出信号依次通过所述第二电容和所述第二电压比较器进行延迟处理,得到第二延迟信号;将所述第一延迟信号与第二延迟信号输入主通路,得到所述主通路在当前时间步的输出信号;当所述主通路在当前时间步的输出信号稳定时,根据所述当前时间步的输出信号计算所述第一电容的值。2.如权利要求1所述的基于延迟锁相环路的电容检测方法,其特征在于,所述将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号的步骤包括:将所述参考时钟信号通过所述第一电容进行延迟处理,得到第一待翻转信号;当所述第一待翻转信号达到所述第一电压比较器的翻转点时,对所述第一待翻转信号进行翻转,得到第一延迟信号。3.如权利要求1所述的基于延迟锁相环路的电容检测方法,其特征在于,所述将消除通路的输入信号与所述主通路在上一时间步的输出信号依次通过所述第二电容和所述第二电压比较器进行延迟处理,得到第二延迟信号的步骤包括:将所述主通路在上一时间步的输出信号加载到所述第二电容,并通过加载了所述主通路在上一时间步的输出信号的所述第二电容对所述消除通路的输入信号进行延迟处理,得到第二待翻转信号;当所述第二待翻转信号达到所述第二电压比较器的翻转点时,对所述第二待翻转信号进行翻转,得到第二延迟信号。4.如权利要求1所述的基于延迟锁相环路的电容检测方法,其特征在于,在所述将参考时钟信号依次通过所述第一电容和所述第一电压比较器进行延迟处理,得到第一延迟信号的步骤之前,所述方法还包括:以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者供电电源的电压值为接近点,确定所述第一电压比较器的目标翻转点;通过控制所述第一电压比较器的阈值电压,调整所述第一电压比较器的翻转点到所述第一电压比较器的目标翻转点。5.如权利要求4所述的基于延迟锁相环路的电容检测方法,其特征在于,在所述以所述第一电容的上升沿终点或者所述第一电容的下降沿终点或者电源电压为接近点,确定所述...

【专利技术属性】
技术研发人员:白颂荣范硕张海越
申请(专利权)人:深圳曦华科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1