半导体结构的制造方法及半导体结构技术

技术编号:36224920 阅读:27 留言:0更新日期:2023-01-04 12:23
本公开实施例提供一种半导体结构的制造方法及半导体结构,半导体结构的制造方法包括在贯穿导电层的第一开口中形成第一介质层,其中,第一介质层覆盖第一开口的底面及侧面和导电层的顶面,且位于第一开口内的第一介质层围成第二初始开口,第二初始开口顶部的宽度小于第二初始开口中部的宽度,并刻蚀以减薄位于第一开口内的第一介质层,使得由第一开口内剩余第一介质层围成第二开口,其顶部的宽度小于其中部的宽度,还在减薄后的第一介质层上形成第二介质层,第二介质层封堵第二开口顶部,从而通过位于第二开口内的第二介质层以及位于第二开口顶部的第二介质层围成气隙。如此,本公开实施例至少可以形成具有较大宽度的气隙以减小寄生电容。减小寄生电容。减小寄生电容。

【技术实现步骤摘要】
半导体结构的制造方法及半导体结构


[0001]本公开实施例涉及半导体制造领域,特别涉及一种半导体结构的制造方法及半导体结构。

技术介绍

[0002]随着半导体制造技术的发展,为达到更大的资料存储量、更快的运算速度以及更多功能,半导体向更高集成度发展,半导体器件的元件密度得以增加,但同时缩小了半导体器件中的元件之间的尺寸和间隙,进而引发其他问题。例如,对于任意两个相邻的导电结构而言,减小相邻导电结构之间的距离会致使寄生电容增加,增加的寄生电容会致使功率消耗的增加以及电容电阻延迟(RC delay),从而对半导体器件的整体性能产生负面影响。
[0003]因此,如何减小导电结构的电容电阻延迟成为本领域技术人员研究的热点之一。

技术实现思路

[0004]本公开实施例提供一种半导体结构的制造方法及半导体结构,至少有利于增加形成的气隙尺寸,从而能够降低形成的半导体结构的电容电阻延迟。
[0005]根据本公开一些实施例,本申请实施例一方面提供一种半导体结构的制造方法,包括:提供基底以及位于所述基底上的导电层,其中,所述导电层具本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种半导体结构的制造方法,其特征在于,包括:提供基底以及位于所述基底上的导电层,其中,所述导电层具有贯穿所述导电层的第一开口;形成第一介质层,所述第一介质层覆盖所述第一开口的底面和侧面,且还位于所述导电层的顶面,其中,位于所述第一开口内的所述第一介质层围成第二初始开口,所述第二初始开口顶部的宽度小于所述第二初始开口中部的宽度;刻蚀以减薄位于所述第一开口内的所述第一介质层,其中,位于所述第一开口内的剩余的所述第一介质层围成第二开口,所述第二开口顶部的宽度小于所述第二开口中部的宽度;形成第二介质层,所述第二介质层覆盖剩余的所述第一介质层且还封堵所述第二开口顶部,位于所述第二开口内的所述第二介质层以及位于所述第二开口顶部的所述第二介质层围成气隙。2.如权利要求1所述的半导体结构的制造方法,其特征在于,在刻蚀以减薄位于所述第一开口内的所述第一介质层之前,还包括:在所述第一介质层表面形成牺牲层,其中,位于所述导电层顶面上的所述牺牲层具有第一厚度,位于所述第二初始开口侧面上的所述牺牲层具有第二厚度,位于所述第二初始开口底部的所述牺牲层具有第三厚度,所述第一厚度大于所述第二厚度,所述第一厚度还大于所述第三厚度;在刻蚀以减薄位于所述第一开口内的所述第一介质层之前,还刻蚀所述牺牲层。3.如权利要求2所述的半导体结构的制造方法,其特征在于,刻蚀以减薄位于所述第一开口内的所述第一介质层的步骤,还包括:响应于位于所述导电层顶面上的所述牺牲层被完全刻蚀去除,停止刻蚀位于所述第一开口内的所述第一介质层。4.如权利要求2所述的半导体结构的制造方法,其特征在于,形成所述牺牲层的工艺包括物理气相沉积或化学气相沉积。5.如权利要求2所述的半导体结构的制造方法,其特征在于,所述牺牲层的材料包括Ti或TiN。6.如权利要求2所述的半导体结构的制造方法,其特征在于,在同一工艺步骤中,采用湿法刻蚀工艺,刻蚀所述牺牲层以及位于所述第一开口内的所述第一介质层。7.如权利要求1所述的半导体结构的制造方法,其特征在于,在刻蚀以减薄位于所述第一...

【专利技术属性】
技术研发人员:刘欢严勋
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1