高速跳频系统帧结构的设计方法、装置及存储介质制造方法及图纸

技术编号:36071919 阅读:25 留言:0更新日期:2022-12-24 10:42
本申请公开了一种高速跳频系统帧结构的设计方法、装置及存储介质,涉及跳频通信技术领域,解决了现有技术中接收端帧同步成功的概率低,且发射端帧结构对应的同步算法复杂度高的问题。该方法包括:对发送信号进行调制,获取传输数据;对原始PN序列进行差分编码,并按规则对差分编码后的PN序列进行重组,确定重组码;将重组码按照跳频帧结构插入传输数据中,确定传输序列。该方法实现了帧同步算法复杂度低,同步处理效率高,在人为干扰严重的情况下,仍可以实现帧同步,抗干扰能力强的效果。抗干扰能力强的效果。抗干扰能力强的效果。

【技术实现步骤摘要】
高速跳频系统帧结构的设计方法、装置及存储介质


[0001]本申请涉及跳频通信
,尤其涉及一种高速跳频系统帧结构的设计方法、装置及存储介质。

技术介绍

[0002]跳频扩频技术是将传统的窄带调制信号的载波频率在一个伪随机序列的控制下进行离散跳变,从而实现频谱扩展的扩频方式。随着跳频技术的发展,其面临的电磁环境越来越复杂,通信系统被干扰的的频率和干扰程度大大增加,高速跳频技术是对抗干扰的一种有效措施,高速跳频技术是指在原有跳频系统的基础上,提高跳频速率,使得每一跳的驻留时间小于干扰机处理转发时间与传播时延总和,进而躲避恶意干扰。
[0003]但高速跳频系统在要求高调频频率的同时,也对纤细传输速率、接收端数据处理速度提出了更高的要求。目前现有的方法仅依靠检测同步序列的相关峰来判断同步,一旦序列被瞄准式干扰,其相关特性将会被严重破坏,接收端同步成功的概率显著下降,进而导致通信中断。

技术实现思路

[0004]本申请实施例通过提供一种高速跳频系统帧结构的设计方法、装置及存储介质,解决了现有技术中接收端帧同步成功的概率低,且发射端帧结构对应的同步算法复杂度高的问题,实现了帧同步算法复杂度低,同步处理效率高,在人为干扰严重的情况下,仍可以实现帧同步,抗干扰能力强的效果。
[0005]第一方面,本专利技术实施例提供了一种高速跳频系统帧结构的设计方法,该方法包括:
[0006]对发送信号进行调制,获取传输数据;
[0007]对原始PN序列进行差分编码,并按规则对差分编码后的所述PN 序列进行重组,确定重组码;
[0008]将所述重组码按照跳频帧结构插入所述传输数据中,确定传输序列。
[0009]结合第一方面,在一种可能的实现方式中,所述对发送信号进行调制,包括:
[0010]对所述发送信号采用低码率信道进行编码;
[0011]将编码后的所述发送信号进行整帧随机交织;
[0012]对交织后的所述发送信号进行进行映射,确定所述传输数据。
[0013]结合第一方面,在一种可能的实现方式中,根据以下公式对原始 PN序列差分编码:其中d
k
表示差分编码后的所述PN码, c
k
表示所述原始PN码,表示异或。
[0014]结合第一方面,在一种可能的实现方式中,所述将所述重组码按照跳频帧结构插入所述传输数据中,包括:将所述重组码进行等长度均分,并周期性的插入所述传输数据中。
[0015]结合第一方面,在一种可能的实现方式中,所述跳频帧结构包括:跳时、功率控制、
同步序列及所述传输数据。
[0016]第二方面,本专利技术实施例提供了一种高速跳频系统帧结构的设计装置,其特征在于,包括:
[0017]发送信号处理模块,用于对发送信号进行调制,获取传输数据;
[0018]PN序列处理模块,用于对原始PN序列进行差分编码,并按规则对差分编码后的所述PN序列进行重组,确定重组码;
[0019]输出模块,用于将所述重组码按照跳频帧结构插入所述传输数据中,确定传输序列。
[0020]结合第二方面,在一种可能的实现方式中,所述发送信号处理模块用于:
[0021]对所述发送信号采用低码率信道进行编码;
[0022]将编码后的所述发送信号进行整帧随机交织;
[0023]对交织后的所述发送信号进行进行映射,确定所述传输数据。
[0024]结合第二方面,在一种可能的实现方式中,所述PN序列处理模块根据以下公式对原始PN序列差分编码:其中d
k
表示差分编码后的所述PN码,c
k
表示所述原始PN码,表示异或。
[0025]结合第二方面,在一种可能的实现方式中,所述输出模块将所述重组码进行等长度均分,并周期性的插入所述传输数据中。
[0026]结合第二方面,在一种可能的实现方式中,所述输出模块中的所述跳频帧结构包括:跳时、功率控制、同步序列及所述传输数据。
[0027]第三方面,本专利技术实施例提供了一种无线通信设备,该设备包括存储器和处理器;
[0028]所述存储器用于存储计算机可执行指令;
[0029]所述处理器用于执行所述计算机可执行指令,以实现第一方面以及第一方面任一项所述的方法。
[0030]第四方面,本专利技术实施例提供了一种计算机可读存储介质,所述计算机可读存储介质存储有可执行指令,计算机执行所述可执行指令时能够实现如第一方面以及第一方面任一项所述的方法。
[0031]本专利技术实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点:
[0032]本专利技术实施例通过采用了一种高速跳频系统帧结构的设计方法、装置及存储介质,该方法包括对发送信号进行调制,获取传输数据;对原始PN序列进行差分编码,并按规则对差分编码后的PN序列进行重组,确定重组码;将重组码按照跳频帧结构插入传输数据中,确定传输序列。对原始的PN码进行差分运算,接收端同步时需对应做解差分操作,使得同步算法对频偏、相移不敏感。同时可以实现定时同步与信息载波信息的共用,不必额外的进行频偏估计,算法复杂度低,同步处理效率高。上述的方法中,对于传输序列采用联合频域、码域和时域的多维联合抗干扰技术,频域上采用高速跳频,码域上采用高性能低码率信道编码,时域上采用随机交织器,抗干扰能力强。该方法有效解决了现有技术中接收端帧同步成功的概率低,且发射端帧结构对应的同步算法复杂度高,实现了帧同步算法复杂度低,同步处理效率高,在人为干扰严重的情况下,仍可以实现帧同步,抗干扰能力强的效果。
附图说明
[0033]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对本专利技术实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0034]图1为本申请实施例提供的方法步骤流程图;
[0035]图2为本申请实施例提供的帧结构设计流程示意图;
[0036]图3为本申请实施例提供的高速跳频系统帧结构的设计装置示意图;
[0037]图4为本申请实施例提供的无线通信设备示意图。
具体实施方式
[0038]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0039]跳频扩频技术是将传统的窄带调制信号的载波频率在一个伪随机序列控制下进行离散跳变,从而实现频谱扩展的扩频方式。随着跳频技术应用越来越广泛,其所面临的电磁环境越来越复杂,通信系统被干扰概率和干扰程度大大增加,需要重点考虑如何对抗各种恶意干扰,确保通信链路的正常应用。
[0040]高本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种高速跳频系统帧结构的设计方法,其特征在于,包括:对发送信号进行调制,获取传输数据;对原始PN序列进行差分编码,并按规则对差分编码后的所述PN序列进行重组,确定重组码;将所述重组码按照跳频帧结构插入所述传输数据中,确定传输序列。2.根据权利要求1所述的方法,其特征在于,所述对发送信号进行调制,包括:对所述发送信号采用低码率信道进行编码;将编码后的所述发送信号进行整帧随机交织;对交织后的所述发送信号进行进行映射,确定所述传输数据。3.根据权利要求1所述的方法,其特征在于,根据以下公式对原始PN序列差分编码:其中d
k
表示差分编码后的所述PN码,c
k
表示所述原始PN码,表示异或。4.根据权利要求1所述的方法,其特征在于,所述将所述重组码按照跳频帧结构插入所述传输数据中,包括:将所述重组码进行等长度均分,并周期性的插入所述传...

【专利技术属性】
技术研发人员:李光辉陈浦芳
申请(专利权)人:飞芯智控西安科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1