一种振荡器加速电路、芯片及电子装置制造方法及图纸

技术编号:35474421 阅读:22 留言:0更新日期:2022-11-05 16:22
一种振荡器加速电路,用来加速振荡器的起振并包括反向放大器、反馈电阻器及加速电路;反向放大器具有输入端及输出端,对应地耦接振荡器的输入端及输出端。反馈电阻器和加速电路耦接在振荡器的输入端及输出端之间。加速电路包括两个N型晶体管及三个电容器;第一和第二N型晶体管的漏极耦接第一参考电压,第一和第二N型晶体管的源极耦接第二参考电压。第二N型晶体管之栅极耦接第一N型晶体管之漏极,第一N型晶体管之栅极耦接第二N型晶体管之漏极。第一电容器耦接于第一N型晶体管之漏极和振荡器的输入端之间;第二电容器耦接于第二N型晶体管之漏极和振荡器的输出端之间。第三电容器耦接于第一和第二N型晶体管之源极之间。于第一和第二N型晶体管之源极之间。于第一和第二N型晶体管之源极之间。

【技术实现步骤摘要】
一种振荡器加速电路、芯片及电子装置


[0001]本创作是有关一种应用于振荡器的电路,尤指一种振荡器加速电路、芯片及电子装置。

技术介绍

[0002]电路系统中通常需要晶振来提供精准的时钟,晶振时钟相比较其他时钟振荡电路,比如RC张弛振荡器,拥有卓越的时钟稳定性以及低时钟抖动等性能,它通常用来作为倍频时钟或者频率合成的时钟源头。但是晶体振荡器起振时间比较长,比如MHz级别的晶体振荡器,其起振时间通常是毫秒量级,而KHz级别的起振时间通常是秒量级,因此在某些需要快速唤醒晶振的情景下,比如用于蓝牙中,需要额外地加入快速启动电路用于加速晶体振荡器的起振过程。

技术实现思路

[0003]本创作提供一种振荡器加速电路,用于加速晶体振荡器起振过程的加速电路。
[0004]本创作提供一种振荡器加速电路,用来加速振荡器的起振。所述振荡器具有输入端与输出端,所述电振荡器加速电路包括反向放大器、反馈电阻器及加速电路。所述反向放大器具有输入端及输出端对应地耦接所述振荡器的所述输入端所述输出端,所述反馈电阻器耦接在所述振荡器的所述输入端及所述输出端之间。所述加速电路耦接在所述振荡器的所述输入端及所述输出端之间,所述加速电路包括第一N型晶体管、第二N型晶体管、第一电容器、第二电容器及第三电容器;所述第一N型晶体管的漏极耦接第一参考电压,所述第一N型晶体管的源极耦接第二参考电压,其中所述第一参考电压高于所述第二参考电压。所述第二N型晶体管的漏极耦接所述第一参考电压,所述第二N型晶体管的源极耦接所述第二参考电压,所述第二N型晶体管之栅极耦接于所述第一N型晶体管之漏极,所述第一N型晶体管之栅极耦接于所述第二N型晶体管之漏极。所述第一电容器耦接于所述第一N型晶体管之漏极和所述振荡器的所述输入端之间;所述第二电容器耦接于所述第二N型晶体管之漏极和所述振荡器的所述输出端之间。所述第三电容器耦接于所述第一N型晶体管之源极和所述第二N型晶体管之源极之间。
[0005]在一些实施例中,所述加速电路更包括第一电流源及一第二电流源;所述第一电流源耦接于所述第一N型晶体管的漏极和所述第一参考电压之间,所述第二电流源耦接于所述第二N型晶体管的漏级和所述第一参考电压之间。
[0006]在一些实施例中,所述第一电流源提供的电流值等于所述第二电流源提供的电流值。
[0007]在一些实施例中,所述加速电路更包括第三N型晶体管、第四N型晶体管及第五N型晶体管及第三电流源;所述第三N型晶体管的漏极耦接于自身的栅极,所述第三N型晶体管的源极耦接所述第二参考电压。所述第四N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第四N型晶体管的漏极耦接所述第一N型晶体管的源极,所述第四N型晶体管的源极
耦接所述第二参考电压。所述第五N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第五N型晶体管的漏极耦接所述第二N型晶体管的源极,所述第五N型晶体管的源极耦接所述第二参考电压。所述第三电流源耦接于所述第三N型晶体管的漏极和所述第一参考电压之间。
[0008]在一些实施例中,所述加速电路更包括第四电流源及第五电流源;所述第四电流源耦接于所述第一N型晶体管的源极和所述第二参考电压之间,所述第五电流源耦接于所述第二N型晶体管的源极和所述第二参考电压之间。
[0009]在一些实施例中,所述加速电路更包括第一电阻器及第二电阻器,所述第一电阻器耦接于所述第一N型晶体管的漏极和所述第一参考电压之间,所述第二电阻器耦接于所述第二N型晶体管的漏级和所述第一参考电压之间。
[0010]在一些实施例中,所述第一电阻器的电阻值等于所述第二电阻器的电阻值。
[0011]在一些实施例中,所述加速电路更包括第三N型晶体管、第四N型晶体管及第五N型晶体管及定电流源;所述第三N型晶体管的漏极耦接于自身的栅极,所述第三N型晶体管的源极耦接所述第二参考电压。所述第四N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第四N型晶体管的漏极耦接所述第一N型晶体管的源极,所述第四N型晶体管的源极耦接所述第二参考电压。所述第五N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第五N型晶体管的漏极耦接所述第二N型晶体管的源极,所述第五N型晶体管的源极耦接所述第二参考电压。所述定电流源耦接于所述第三N型晶体管的漏极和所述第一参考电压之间。
[0012]在一些实施例中,所述加速电路更包括第四电流源及第五电流源;所述第四电流源耦接在所述第一N型晶体管的源极和所述第二参考电压之间,所述第五电流源耦接在所述第二N型晶体管的源极和所述第二参考电压之间。
[0013]在一些实施例中,所述加速电路耦接在所述振荡器的所述输入端及所述输出端之间,其中所述加速电路用来提供系统函数,所述系统函数和并联连接之电阻器及电容器所提供的系统函数相同,其中所述电阻器的电阻值小于零,且当所述振荡器操作在中频时,所述电容器的电容值小于零,当所述振荡器操作在低频时,所述电容器的电容值大于零。
[0014]在一些实施例中,所述振荡器加速电路更包括计数器,耦接于所述振荡器的所述输出端及所述加速电路之间,所述计数器根据所述振荡器产生的振荡信号控制所述加速电路。本创作提供一种振荡器加速电路,用来加速振荡器的起振。所述振荡器具有输入端与输出端,所述电振荡器加速电路包括反向放大器、反馈电阻器及加速电路。所述反向放大器具有输入端及输出端对应地耦接所述振荡器的所述输入端所述输出端,所述反馈电阻器耦接在所述振荡器的所述输入端及所述输出端之间。所述加速电路耦接在所述振荡器的所述输入端及所述输出端之间,所述加速电路包括第一P型晶体管、第二P型晶体管、第一电容器、第二电容器及第三电容器;所述第一P型晶体管的源极耦接第一参考电压,所述第一P型晶体管的漏极耦接第二参考电压,其中所述第一参考电压高于所述第二参考电压。所述第二P型晶体管的源极耦接所述第一参考电压,所述第一P型晶体管的漏极耦接所述第二参考电压,所述第二P型晶体管之栅极耦接于所述第一P型晶体管之漏极,所述第一P型晶体管之一栅极耦接于所述第二P型晶体管之漏极。所述第一电容器耦接于所述第一P型晶体管之漏极和所述振荡器的所述输入端之间,所述第二电容器耦接于所述第二P型晶体管之漏极和所述振荡器的所述输出端之间,所述第三电容器耦接于所述第一P型晶体管之源极和所述第
二P型晶体管之源极之间。
[0015]在一些实施例中,所述加速电路更包括第一电流源及第二电流源;所述第一电流源耦接于所述第一P型晶体管的漏极和所述第二参考电压之间,所述第二电流源耦接于所述第二P型晶体管的漏级和所述第二参考电压之间。
[0016]在一些实施例中,所述第一电流源提供的电流值等于所述第二电流源提供的电流值。
[0017]在一些实施例中,所述加速电路更包括第三P型晶体管、第四P型晶体管及第五P型晶体管及第三电流源;所述第三P型晶体管的源极耦接自身的栅极,所述第三P型晶体管的漏极耦接所述第二参考电压。所述第四P型晶体管的栅极耦接所述第三P型晶体管的栅极,所述第四P型晶体管的漏极耦接所本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种振荡器加速电路,用来加速振荡器的起振,所述振荡器具有输入端与输出端,所述振荡器加速电路包括:反向放大器,具有输入端及输出端对应地耦接所述振荡器的所述输入端和所述输出端;反馈电阻器,耦接在所述振荡器的所述输入端及所述输出端之间;以及加速电路,包括:第一N型晶体管,所述第一N型晶体管的漏极耦接第一参考电压,所述第一N型晶体管的源极耦接第二参考电压,其中所述第一参考电压高于所述第二参考电压;第二N型晶体管,所述第二N型晶体管的漏极耦接所述第一参考电压,所述第二N型晶体管的源极耦接所述第二参考电压,所述第二N型晶体管之一栅极耦接于所述第一N型晶体管之漏极,所述第一N型晶体管之一栅极耦接于所述第二N型晶体管之漏极;第一电容器,耦接于所述第一N型晶体管之漏极和所述振荡器的所述输入端之间;第二电容器,耦接于所述第二N型晶体管之漏极和所述振荡器的所述输出端之间;以及第三电容器,耦接于所述第一N型晶体管之源极和所述第二N型晶体管之源极之间。2.如权利要求1所述的振荡器加速电路,其中所述加速电路更包括:第一电流源,耦接于所述第一N型晶体管的漏极和所述第一参考电压之间;以及第二电流源,耦接于所述第二N型晶体管的漏级和所述第一参考电压之间。3.如权利要求2所述的振荡器加速电路,其中所述第一电流源提供的电流值等于所述第二电流源提供的电流值。4.如权利要求2所述的振荡器加速电路,其中所述加速电路更包括:第三N型晶体管,所述第三N型晶体管的漏极耦接于自身的栅极,所述第三N型晶体管的源极耦接所述第二参考电压;第四N型晶体管,所述第四N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第四N型晶体管的漏极耦接所述第一N型晶体管的源极,所述第四N型晶体管的源极耦接所述第二参考电压;第五N型晶体管,所述第五N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第五N型晶体管的漏极耦接所述第二N型晶体管的源极,所述第五N型晶体管的源极耦接所述第二参考电压;以及第三电流源,耦接于所述第三N型晶体管的漏极和所述第一参考电压之间。5.如权利要求2所述的振荡器加速电路,其中所述加速电路更包括:第四电流源,耦接于所述第一N型晶体管的源极和所述第二参考电压之间;以及第五电流源,耦接于所述第二N型晶体管的源极和所述第二参考电压之间。6.如权利要求1所述的振荡器加速电路,其中所述加速电路更包括:第一电阻器,耦接于所述第一N型晶体管的漏极和所述第一参考电压之间;以及第二电阻器,耦接于所述第二N型晶体管的漏级和所述第一参考电压之间。7.如权利要求6所述的振荡器加速电路,其中所述第一电阻器的电阻值等于所述第二电阻器的电阻值。8.如权利要求6所述的振荡器加速电路,其中所述加速电路更包括:第三N型晶体管,所述第三N型晶体管的漏极耦接于自身的栅极,所述第三N型晶体管的
源极耦接所述第二参考电压;第四N型晶体管,所述第四N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第四N型晶体管的漏极耦接所述第一N型晶体管的源极,所述第四N型晶体管的源极耦接所述第二参考电压;第五N型晶体管,所述第五N型晶体管的栅极耦接所述第三N型晶体管的栅极,所述第五N型晶体管的漏极耦接所述第二N型晶体管的源极,所述第五N型晶体管的源极耦接所述第二参考电压;以及定电流源,耦接于所述第三N型晶体管的漏极和所述第一参考电压之间。9.如权利要求6所述的振荡器加速电路,其中所述加速电路更包括:第四电流源,耦接于所述第一N型晶体管的源极和所述第二参考电压之间;以及第五电流源,耦接于所述第二N型晶体管的源极和所述第二参考电压之间。10.如权利要求1所述的振荡器加速电路,更包括计数器,耦接于所述振荡器的所述输出端及所述加速电路之间,所述计数器根据所述振荡器产生的振荡信号控制所述加速电路,并在判定所述振荡器进入稳定状态时关闭所述加速电路。11.如权利要求1所述的振荡器加速电路,其中所述加速电路耦接在所述振荡器的所述输入端及所述输出端之间,其中所述加速电路用来提供系统函数,所述系统函数和并联连接之电阻器及电容器所提供的系统函数相同,其中所述电阻器的电阻值小于零,且当所述振荡器操作在中频时,所述电容器的电容值小于零,当所述振荡器操作在低频时,所述电容器的电容值大于零。12.一种振荡器加速电路,用来加速振荡器的起振,所述振荡器具有输入端与输出端,所述振荡器加速电路包括:反向放大...

【专利技术属性】
技术研发人员:杨博新
申请(专利权)人:深圳市汇顶科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1