TD-SCDMA终端的频偏估计与补偿方法技术

技术编号:3544729 阅读:163 留言:0更新日期:2012-04-11 18:40
一种TD-SCDMA终端的频偏估计与补偿方法,接收信号模数转换后,在数字域进行频偏估计与补偿;发送信号在送入数模转换之前,在数字域先进行频率预偏置;其中:接收信号转换为数字信号后,首先与载波数控振荡器产生的本地频率混频,混频后的信号经频偏估计器估计出残余的频偏信号;将该频偏信号经载波数控振荡器内的复数乘法器和复数寄存器转换成随时间增长的本地载波信号;本地载波信号与接收信号相乘,如此构成一个环路。随着环路的收敛,频率偏差最后就会收敛到期望的误差以内。同时,本发明专利技术将该频率锁相环路与采样时钟调整环路绞合在一起,使得该算法能容忍一定的采样频率偏差。

【技术实现步骤摘要】

本专利技术涉及无线通信
,特别是一种TD-SCDMA终端的频偏估计与补偿方法
技术介绍
TD-SCDMA(时分双工-同步码分多址移动通信系统)是由中国提出的一种第三代移动通信标准,为世界三大标准之一。目前,TD-SCDMA在中国即将走向应用,有关TD-SCDMA的研究正如火如茶。由于多普勒现象和晶振的不稳定性,任何通信系统的接收信号中心频率和本地振荡频率都存在一个频率偏差。因此必须予以矫正。一般的矫正电路使得本地振荡频率准确地跟踪接收信号频率,称之为自动频率跟踪电路。自动频率跟踪可以在模拟域实现,也可以在数字域实现。随着数字信号处理技术的发展,现代接收机以数字实现为主。TD-SCDMA系统也是一样,终端接收机也必须进行自动频率跟踪。此外,由于TD-SCDMA的基站同时接收多个移动终端的信号,他们的频率偏差各不相同,无法估计与矫正。因此,各终端用户在发送信号前,应对发送频率做一个预偏置,使得各用户信号不但到达基站的时间相同,各用户信号到达基站的频率也相同。本专利技术提供一种数字域的下行频率估计算法,并将该算法用在锁相环路当中,对接收信号进行频率补偿。并且,估计出来的下行频率偏差,同时用于对上行频率进行预偏置。
技术实现思路
本专利技术的目的在于提供一种TD-SCDMA终端的频偏估计与补偿方法。为实现上述目的,本专利技术提供的TD-SCDMA终端的频偏估计与补偿方法,接收信号模数转换后,在数字域进行频偏估计与补偿;发送信号在-->送入数模转换之前,在数字域先进行频率预偏置;其中:接收信号转换为数字信号后,首先与载波数控振荡器(Carrier NCO)产生的本地频率混频,混频后的信号经频偏估计器(Frequency OffsetEstimator)估计出残余的频偏信号;将该频偏信号经载波数控振荡器(Carrier NCO)内的查找表、复数乘法器和复数寄存器(Register)转换成随时间增长的本地载波信号;本地载波信号与接收信号相乘,如此构成一个环路。所述的频偏估计与补偿方法,其中,残余的频偏信号的估计,是将接收信号进行下行帧同步获得所用的下行同步码s(n)和其位置后,再将接收信号与下行同步码s(n)的复共轭对齐相乘,得y0(n);将下行同步码s(n)延迟一个码片后得s(n-1),将s(n-1)的复共轭与接收信号相乘,得y1(n);如此得到y2(n)、y3(n)、…、yL-1(n);其中L为多径的延迟长度;根据公式1:Ri^(k)=1N-kΣn=k+1Nyi(n)yi*(n-k),i=0,1,···,L-1]]>        (式1)计算出各yi(n),i=0,1,…,L-1的延迟相关;M为正整数;N为下行同步码的长度;将各相加:R^(k)=R0^(k)+R1^(k)+···+RL-1^(k),]]>用公式3Δf^=1πTc(M+1)arg{Σk=1MR^(k)本文档来自技高网...

【技术保护点】
一种TD-SCDMA终端的频偏估计与补偿方法,接收信号模数转换后,在数字域进行频偏估计与补偿;发送信号在送入数模转换之前,在数字域先进行频率预偏置;其中: 接收信号转换为数字信号后,首先与载波数控振荡器产生的本地频率混频,混频后的信号经频偏估计器估计出残余的频偏信号; 将该频偏信号经载波数控振荡器内的查找表、复数乘法器和复数寄存器转换成随时间增长的本地载波信号; 本地载波信号与接收信号相乘,如此构成一个环路。

【技术特征摘要】
1、一种TD-SCDMA终端的频偏估计与补偿方法,接收信号模数转换后,在数字域进行频偏估计与补偿;发送信号在送入数模转换之前,在数字域先进行频率预偏置;其中:接收信号转换为数字信号后,首先与载波数控振荡器产生的本地频率混频,混频后的信号经频偏估计器估计出残余的频偏信号;将该频偏信号经载波数控振荡器内的查找表、复数乘法器和复数寄存器转换成随时间增长的本地载波信号;本地载波信号与接收信号相乘,如此构成一个环路。2、根据权利要求1所述的频偏估计与补偿方法,其中,残余的频偏信号的估计,是将接收信号进行下行帧同步获得所用的下行同步码s(n)和其位置后,再将接收信号与下行同步码s(n)的复共轭对齐相乘,得y0(n);将下行同步码s(n)延迟一个码片后得s(n-1),将s(n-1)的复共轭与接收信号相乘,得y1(n);如此得到y2(n...

【专利技术属性】
技术研发人员:胡东伟陈杰
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利