当前位置: 首页 > 专利查询>清华大学专利>正文

千兆位计费系统技术方案

技术编号:3530572 阅读:184 留言:0更新日期:2012-04-11 18:40
千兆位计费系统属于报文统计和计费技术领域,其特征在于,它含有:内、外网接口单元,包含依次互连的光电转换器和串并转换器;核心数据处理单元,它含有:分别与内、外网接口单元中串并转换器输出端依次串接的帧提取单元、权限搜索单元;分别与内、外网接口单元中串并转换器输入端依次串接的上述权限搜索单元、转发控制单元;分别顺次串接与上述帧提取单元和转发控制单元之间的报文缓冲单元;PCI总线接口单元;分别经内部总线与PCI接口单元、权限搜索单元相连的SRAM的和CAM的接口单元以及SRAM和CAM。转发控制单元可以根据控制字的要求把报文的基本信息发送到PCI单元,再通过PCI总线传到主机。它可以极大的降低主机负载,同时不影响正常的计费需求。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】

【技术保护点】
千兆位计费系统,含有网络接口单元和数据处理单元,其特征在于,它含有:内网接口单元,包括和内网相连的光电转换器(1↓[I])以及与其互连的串并转换器(2↓[I]);外网接口单元,包括和外网相连的光电转换器(1↓[E])以及与其互连的串并转换器(2↓[E]);现场可编程门阵列FPGA制成的核心数据处理单元,包括分别依次与上述串并转换器(2↓[I])、(2↓[E])的输出端串接的帧提取单元(3↓[I])、(3↓[E])和权限搜索单元(4↓[I])、(4↓[E]),分别依次与上述串并转换器(2↓[I])、(2↓[E])的输入端串接的上述权限搜索单元(4↓[E])(4↓[I])和转发控制单元(5↓[E])(5↓[I]),分别顺次串接于上述帧提取单元(3↓[I])、(3↓[E])与转发控制单元(5↓[I])(5↓[E])间的报文缓冲单元(6↓[I])、(6↓[E]),PCI接口单元(7),分别依次同时经内部总线P1、P2与上述PCI单元(7)、权限搜索单元(4↓[I])(4↓[E])相连的,交互连接有静态随机存储器SRAM(10)的SRAM接口单元(8)和交互连接有内容寻址存储器CAM(11)的CAM接口单元(9);其中的权限搜索单元(4↓[I])(4↓[E])各含有:输入端与帧提取单元(3↓[I])、(3↓[E])的报文参数输出端相连,但输出端各自分别与SRAM接口单元(8)和CAM接口单元(9)互连的SRAM查询单元和CAM查询单元,以及输入端都与SRAM查询单元、CAM查询单元输出端相连,但输出端与转发控制单元(5↓[I])(5↓[E])的控制字输入端相连的控制字运算单元;SRAM(10)和CAM(11)。...

【技术特征摘要】
【国外来华专利技术】

【专利技术属性】
技术研发人员:张承蒋东兴刘启新
申请(专利权)人:清华大学
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1