一种FPGA芯片的调试方法技术

技术编号:35297877 阅读:32 留言:0更新日期:2022-10-22 12:45
本申请提供一种FPGA芯片的调试方法,其特征在于,包括:对FPGA芯片布局布线后进行调试,获取需要输出到FPGA芯片外部端口的内部模块调试端口信息;所述FPGA芯片还包含内部模块其他端口。对FPGA芯片根据按照所述内部模块调试端口信息编辑的调试流程约束文件进行第二次布局生成布局网表。对FPGA芯片根据所述布局网表进行第二次布线,得到输出到FPGA芯片外部端口的所述内部模块调试端口的信号;所述内部模块其他端口在所述第二次布线和所述布线中的结果保持一致。本申请通过在第二次布局阶段增加调试流程约束文件,对FPGA芯片重新进行布局布线,能在无需修改用户设计的条件下,非常准确的获取内部模块调试端口信号的状态。确的获取内部模块调试端口信号的状态。确的获取内部模块调试端口信号的状态。

【技术实现步骤摘要】
一种FPGA芯片的调试方法


[0001]本申请涉及数字集成电路
,尤其涉及一种FPGA芯片的调试方法。

技术介绍

[0002]在FPGA设计中,经常会存在跟预期不符合的情况,现有的FPGA调试手段,一种是将FPGA内部需要查看的信号连接到FPGA管脚,然后用专业信号检测仪器这些管脚进行分析;另一种是利用外接电缆通过JTAG接口连到FPGA上,通过芯片生产厂商提供的软件逻辑分析仪来模拟各种触发条件生成波形来分析问题。
[0003]上述第一种调试方案是在FPGA综合布局布线阶段后进行的,如果用户定位故障时需要跟踪的内部信号没有在设计阶段连接到FPGA管脚,这时就需要修改设计,将需要跟踪的内部信号重新分配到芯片管脚上,这样会导致FPGA资源利用率的上升,调试完成后,还得将修改回退,极大的增加了设计工作量。第二种调试方案中需要在FPGA逻辑中插入FPGA厂家提供的逻辑分析单元,由于这部分功能占用的是FPGA内部的BRAM资源,所以所能存储的现场数据量非常有限,另外通过电缆连接的方式使用起来也非常不便。

技术实现思路

[0004]为了克服现有技术的不足,本申请实施例提供一种FPGA芯片的调试方法,其特征在于,所述包括:
[0005]对FPGA芯片布局布线后进行调试,获取需要输出到FPGA芯片外部端口的内部模块调试端口信息;所述FPGA芯片还包含内部模块其他端口;
[0006]对FPGA芯片根据按照所述内部模块调试端口信息编辑的调试流程约束文件进行第二次布局生成布局网表;所述调试流程约束文件对所述内部模块调试端口和FPGA芯片外部端口的连接关系进行约束;
[0007]对FPGA芯片根据所述布局网表进行第二次布线,得到输出到FPGA芯片外部端口的所述内部模块调试端口的信号;所述内部模块其他端口在所述第二次布线和所述布线中的结果保持一致。
[0008]优选的,所述内部模块调试端口信息是FPGA芯片在调试阶段需要分析的端口信息;所述内部模块调试端口在设计阶段没有连接到FPGA芯片外部端口。
[0009]优选的,所述调试流程约束文件中约束的FPGA芯片外部端口是对FPGA芯片进行所述布局布线后空闲的输出端口。
[0010]优选的,根据所述布局生成的布局文件和所述调试流程约束文件对FPGA芯片进行所述第二次布局。
[0011]优选的,根据所述布线生成的布线文件和所述布局网表对FPGA芯片进行所述第二次布线。
[0012]优选的,利用所述内部模块调试端口的信号对FPGA芯片进行调试。
[0013]本申请提供了一种FPGA芯片的调试方法,通过在第二次布局阶段增加调试流程约
束文件,对FPGA芯片重新进行布局布线和仿真,能在无需修改用户设计的条件下,非常准确的获取内部模块端口信号的状态。同时,由于采用原有布线文件对FPGA芯片进行布线,可以保证原有绕线结果不变,而无需过多增加额外的模块,因此可以节省FPGA芯片上的资源。
附图说明
[0014]为了更简单说明本专利技术实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0015]图1为现有技术中FPGA芯片的调试方法流程示意图;
[0016]图2为本申请实施例中一种FPGA芯片的调试方法流程示意图;
[0017]图3为本申请实施例中一种FPGA芯片的调试方法结构示意图;
[0018]图4为本申请实施例中一种FPGA芯片的调试方法另一种结构示意图。
具体实施方式
[0019]为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例,本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0020]图1为现有技术中FPGA芯片的调试方法流程示意图,一般FPGA的设计流程包括:软件分析设计、模块端口信号选取并分配到FPGA端口输出、布局布线、软件生成码流、下载码流到芯片、示波器查看信号进行调试等步骤。其中布局是指从映射取出定义的逻辑和输入输出块,并把它们分配到FPGA内部的物理位置,布线是根据布局的拓扑结构,利用自动布线软件,完成所有的逻辑连接。
[0021]在查看信号进行调试时,如果想要跟踪的内部模块端口信号没有在设计阶段输出到FPGA芯片的外部端口上,用户需要修改设计,当设计非常复杂时,这是一个极大的负担,会导致FPGA资源利用率的上升,而且容易出错。当FPGA调试完毕后,还得将修改回退,额外增加了调试的工作量。
[0022]图2为本申请实施例中一种FPGA芯片的调试方法流程示意图,包括以下步骤:
[0023]步骤210:对FPGA芯片布局布线后进行调试,获取需要输出到FPGA芯片外部端口的内部模块调试端口信息;FPGA芯片还包含内部模块其他端口。
[0024]在一个实施例中,内部模块调试端口信息是FPGA芯片在调试阶段需要分析的端口信息;内部模块调试端口在设计阶段没有连接到FPGA芯片外部端口。
[0025]步骤220:对FPGA芯片根据按照内部模块调试端口信息编辑的调试流程约束文件进行第二次布局生成布局网表;调试流程约束文件对内部模块调试端口和FPGA芯片外部端口的连接关系进行约束。
[0026]在一个实施例中,在生成所述新的布局网表之前,还需要编辑调试流程约束文件;约束文件根据内部模块调试端口信息编写;约束文件描述FPGA芯片空闲输出端口和所述内部模块调试端口的连接关系;FPGA空闲芯片输出端口为上次布局布线后没有使用的FPGA芯
片输出端口。
[0027]步骤230:对FPGA芯片根据布局网表进行第二次布线,得到输出到FPGA芯片外部端口的内部模块调试端口的信号;内部模块其他端口在第二次布线和原有布线中的结果保持一致。
[0028]在一个实施例中,根据原有布线文件和新的布局网表对FPGA芯片进行布线和仿真。
[0029]在一个实施例中,跟踪输出到FPGA芯片外部端口的内部模块调试端口信号,对FPGA进行故障调试并找出故障原因。
[0030]图3为本申请实施例中一种FPGA芯片的调试方法结构示意图,如图所示:
[0031]在综合、布局、布线模块中使用流程运行工具,将设计工程依次运行综合、布局和绕线。
[0032]分析绕线所得到的结果,选取FPGA芯片内部要查看的某个模块输出端口状态,并将端口分配到芯片上的管脚I/0上。
[0033]在一个实施例中,正常设计的流程中,对管脚分配的信息会保存在一个约束文件中,正常的流程会读取约束文件,确定特定端口是从FPGA芯片的输出管脚出来(如果用户不指定,那本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种FPGA芯片的调试方法,其特征在于,包括:对FPGA芯片布局布线后进行调试,获取需要输出到FPGA芯片外部端口的内部模块调试端口信息;所述FPGA芯片还包含内部模块其他端口;对FPGA芯片根据按照所述内部模块调试端口信息编辑的调试流程约束文件进行第二次布局生成布局网表;所述调试流程约束文件对所述内部模块调试端口和FPGA芯片外部端口的连接关系进行约束;对FPGA芯片根据所述布局网表进行第二次布线,得到输出到FPGA芯片外部端口的所述内部模块调试端口的信号;所述内部模块其他端口在所述第二次布线和所述布线中的结果保持一致。2.根据权利要求1所述的方法,还包括:所述内部模块调试...

【专利技术属性】
技术研发人员:刘建洋朱维良王海力
申请(专利权)人:京微齐力北京科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1