一种用于相控阵雷达多通道T/R多功能的快速波控系统技术方案

技术编号:34772575 阅读:16 留言:0更新日期:2022-08-31 19:37
本发明专利技术公开了一种用于相控阵雷达多通道T/R多功能的快速波控系统,其特征在于,包括时序逻辑部和组合逻辑部;其中时序逻辑部包括SPI接口和内部寄存器以及存储器,SPI接口将外部串行码值转换为内部寄存器需要的并行码值;组合逻辑部通过SPI接口得到的数据做逻辑运算,输出控制信号等;其中,内部寄存器还包括中间级和输出级,中间级和输出级分别由两个不同的时钟控制,且SPI接口与中间级共用一个时钟;读状态下能够自动快速读取指定地址的数据并输出;本发明专利技术提供快速切换移相衰减状态的一种用于相控阵雷达多通道T/R多功能的快速波控系统。统。统。

【技术实现步骤摘要】
一种用于相控阵雷达多通道T/R多功能的快速波控系统


[0001]本专利技术涉及相控阵雷达
,更具体的说,它涉及一种用于相控阵雷达多通道T/R多功能的快速波控系统。

技术介绍

[0002]随着相控阵雷达的不断发展,人们对天线波束控制的需求不断提高,对控制电路的研究也更加深入。
[0003]数字电路中的波束赋形作为多功能收发芯片的控制,由于其内部包含状态较多,控制范围广,速度要求高,一直是天线收发芯片设计中关键的功能之一。相控阵雷达的发展对波束赋形的速度提出了更高的要求。
[0004]使用波束赋形结构广泛应用于收发芯片设计中,但由于移相衰减状态较多且每一次切换状态需要外部打码输入,不利于切换,增加了时间成本。因此研究出一种能够自动读取存储器数据、切换移相衰减状态的快速波束赋形数字控制(即波控)电路系统具有重要的意义及实际应用价值。

技术实现思路

[0005]本专利技术克服了现有技术的不足,提供快速切换状态的一种用于相控阵雷达多通道T/R多功能的快速波控系统。
[0006]本专利技术的技术方案如下:
[0007]一种用于相控阵雷达多通道T/R多功能的快速波控系统,包括时序逻辑部和组合逻辑部;
[0008]时序逻辑部包括外部输入时钟控制信号、SPI接口、数据寄存器和存储器,SPI接口在外部输入时钟控制信号的控制下将外部串行码值转换为数据寄存器需要的并行码值;
[0009]组合逻辑部通过SPI接口得到的数据做逻辑运算,输出控制信号;
[0010]其中,数据寄存器包括中间级和输出级,中间级和输出级分别由两个不同的时钟控制,且SPI接口与中间级共用一个时钟;
[0011]具体运行如下:
[0012]写入有效时,SPI接口写入数据包括读写有效控制位、数据位和地址位,根据地址位确定数据位将要写入存储器的位置;读取有效时,SPI接口写入数据包括读写有效控制位和地址位,根据地址位开始读出存储器数据。
[0013]进一步的,时序逻辑部包括SPI接口、存储器、多路选择器、多路分配器、数据寄存器、计数器;
[0014]其中,计数器开始计数时,时钟信号跳变一次,计数器都加一;相应的,地址位也会加一,继而读出存储器当前地址的数据;直到计数器清零后,地址位重新回到初始值。
[0015]进一步的,自动波束赋形功能可控,外部设置一个使能信号MODE,使能信号MODE有效时,自动波束赋形开启,从串行码值中获取初始地址从而读取数据,继而计数器值控制初
始地址位累加;使能无效时,仍采用传统的波束赋形方式,从串行码值中获取地址从而读取数据。
[0016]本专利技术相比现有技术优点在于:
[0017]本专利技术利用计数器实现自动切换移相衰减状态;方案中的快速波束赋形通过计数器改变地址位来实现:写状态下将存储器中的数据位写满,读状态开启时,计数器同步开始计数,时钟跳变一次计数器值加一,地址位数值也加一。即从初始地址对应的数据开始,每过一个时钟周期,读出下一个地址对应的数据。通过上述方式,移相衰减状态切换的周期为一个时钟周期(一般为10ns级),较之传统的循环打码切换或是软件自动扫态(均为s级)都要快上很多。
[0018]本专利技术提供的多通道同步自动读取存储器数据功能,在单芯片集成应用中具有较大优势和应用空间,可以广泛应用于射频/微波/毫米波频段的无线通信系统当中。
附图说明
[0019]图1为本专利技术的存储器写入状态示意图;
[0020]图2为本专利技术的存储器读出状态示意图;
[0021]图3为本专利技术存储器内部示意图;
[0022]图4为本专利技术自动波束赋形实例示意图。
具体实施方式
[0023]下面结合附图和具体实施方式对本专利技术进一步说明。
[0024]如图1至图4所示,一种用于相控阵雷达多通道T/R多功能的快速波控系统,包括时序逻辑部和组合逻辑部。波控即波束赋形数字控制。
[0025]时序逻辑部包括外部输入时钟控制信号、SPI接口、数据寄存器和存储器,SPI接口在外部输入时钟控制信号的控制下将外部串行码值转换为数据寄存器需要的并行码值。
[0026]组合逻辑部通过SPI接口得到的数据做逻辑运算,输出控制信号等。
[0027]其中,内部寄存器包括中间级和输出级,中间级和输出级分别由两个不同的时钟控制,且SPI接口与中间级共用一个时钟。
[0028]时序逻辑部包括SPI接口、存储器、多路选择器、多路分配器、数据寄存器、计数器。
[0029]具体运行如下:
[0030]写入有效时,SPI接口写入数据包括读写有效控制位、数据位和地址位,根据地址位确定数据位将要写入存储器的位置,如图1所示。读取有效时,SPI接口写入数据包括读写有效控制位和地址位,根据地址位开始读出存储器数据。
[0031]其中,计数器开始计数时,时钟跳变一次,计数器加一,相应的地址位也加一,继而读出存储器当前地址的数据。即时钟每跳变一次,输出状态就切换一次。直到计数器清零后,地址位重新回到初始值。其中,计数器大小由实际需求决定。具体如图2所示,读状态下多个通道数据锁存同步进行,对应存储器数据写到对应通道中,时钟的跳变对应计数器数值跳变,计数器数值变化对应读出地址位变化。每个存储器的数据寄存器的个数视具体情况而定,如图3所示。
[0032]自动波束赋形功能可控,外部设置一个使能信号MODE,使能信号MODE有效时,自动
波束赋形开启,从串行码值中获取初始地址从而读取数据,继而计数器值控制初始地址位累加。使能无效时,仍采用传统的波束赋形方式,从串行码值中获取地址从而读取数据,具体如图2所示。
[0033]时序逻辑部还包括多级锁存,SPI接口与中间级数据寄存器之间由计数器的数据计数器来充当锁存有效信号,计数到固定值时发生锁存。即第一级为SPI接口的串并转换,中间级为存储器以及数据寄存器,输出级为输出数据寄存器,其中第一级、中间级共用一个时钟,最后输出级用另一个时钟。中间级数据寄存器之间由数据计数器来充当锁存有效信号,计数到固定值时发生锁存。
[0034]作为优选,还可以包括复位信号,复位信号有效时,所有数据寄存器以及存储器都被复位为拟定好的初始值。还可以包括自检信号,SPI接口的最高位将输出至芯片外,作为串行数据的自检信号。
[0035]如图4所示,该具体实例具有四个通道,每个通道有四级寄存器及存储器,其中前三级由时钟CLK控制,最后输出级数据寄存器由时钟TRX_LOAD控制。读写状态由DATA输入的串行数据来决定,写状态下第一级移位寄存器reg1_data将数据存入存储器mem1

4中。读状态下,MODE高有效,即MODE为高时,移位寄存器输入的初始地址选定四个存储器对应位置的数据,分别锁存到四个通道的第三级数据寄存器,再由计数器控制地址位累加,实现数据快速切换;MODE为低时,则完全由移位寄存器输入的初始地址决定数据位,每次切换都需要从外部本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于相控阵雷达多通道T/R多功能的快速波控系统,其特征在于,包括时序逻辑部和组合逻辑部;时序逻辑部包括外部输入时钟控制信号、SPI接口、数据寄存器和存储器,SPI接口在外部输入时钟控制信号的控制下将外部串行码值转换为数据寄存器需要的并行码值;组合逻辑部通过SPI接口得到的数据做逻辑运算,输出控制信号;其中,数据寄存器包括中间级和输出级,中间级和输出级分别由两个不同的时钟控制,且SPI接口与中间级共用一个时钟;具体运行如下:写入有效时,SPI接口写入数据包括读写有效控制位、数据位和地址位,根据地址位确定数据位将要写入存储器的位置;读取有效时,SPI接口写入数据包括读写有效控制位和地址位,根据地址位开始读出存储器数据。2.根据权利...

【专利技术属性】
技术研发人员:吴昊天刘利平郑骎
申请(专利权)人:浙江铖昌科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1