一种虚拟仿真设备的多路差分信号调理电路制造技术

技术编号:34719543 阅读:13 留言:0更新日期:2022-08-31 18:04
本实用新型专利技术公开了一种虚拟仿真设备的多路差分信号调理电路,包含芯片MUX507,芯片MUX507具有下述8路差分信号输入:引脚S1A与S1B一路、引脚S2A与S2B一路、引脚S3A与S3B一路、....、引脚S8A与S8B,每路差分信号输入的两个引脚分别串接输入电阻后连接一个BNC插座以接入差分信号,芯片TCA9548APWR的DA、AB引脚分别连接一个输出电阻后连接一个BNC插座作为差分输出,芯片MUX507的A0、A1、A2引脚分别连接一个二选一开关,每个二选一开关的固定端连接芯片MUX507的A0、A1、A2引脚中的一个,一个动端连接高电平,另一个动端接地。本实用新型专利技术可以对8路差分信号独立进行衰减,并选择其中的一路进行输出,处理路数多,且电路简单,成本低廉。成本低廉。成本低廉。

【技术实现步骤摘要】
一种虚拟仿真设备的多路差分信号调理电路


[0001]本技术涉及虚拟仿真设备领域,更具体地说,涉及一种虚拟仿真设备的多路差分信号调理电路。

技术介绍

[0002]虚拟仿真设备是指用一个虚拟系统模仿另一个真实系统的设备。虚拟仿真设备从真实系统中通过电极、探针等采集多路差分信号来控制虚拟系统的状态,由于每路信号的大小不一定能够满足后端电路的处理要求,因此可能需要对每一路信号在前端进行幅度调节,由于没路信号独立,因此每路信号间不能相互干扰,需要对每路信号单独进行处理。现有的处理电路存在电路复杂,实现成本高的技术缺陷。

技术实现思路

[0003]本技术要解决的技术问题在于,针对上述的目前的虚拟仿真设备的上述技术缺陷,提供了一种虚拟仿真设备的多路差分信号调理电路。
[0004]本技术的虚拟仿真设备的多路差分信号调理电路,包含芯片MUX507,芯片MUX507具有下述8路差分信号输入:引脚S1A与S1B一路、引脚S2A与S2B一路、引脚S3A与S3B一路、....、引脚S8A与S8B,每路差分信号输入的两个引脚分别串接输入电阻后连接一个BNC插座以接入差分信号,芯片TCA9548APWR的DA、AB引脚分别连接一个输出电阻后连接一个BNC插座作为差分输出,芯片MUX507的A0、A1、A2引脚分别连接一个二选一开关,每个二选一开关的固定端连接芯片MUX507的A0、A1、A2引脚中的一个,一个动端连接高电平,另一个动端接地。
[0005]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述输入电阻大小为400Ω。
[0006]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述串接输入电阻后连接一个BNC插座以接入差分信号具体是指:每个输入电阻一端连接芯片MUX507,另一端连接BNC,引脚SkA与SkB上各自连接输入电阻分别连接一个BNC插座的两个信号连接端,通过BNC插座连接差分信号,共计8个BNC插座,k=1、2、3、...、8。
[0007]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述芯片MUX507的引脚VDD和EN连接5V的正电源。
[0008]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述芯片MUX507的引脚VSS连接

5V的电源,引脚GND接地。
[0009]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述输入电阻通过排阻实现。
[0010]优选地,在本技术的虚拟仿真设备的多路差分信号调理电路中,所述输出电阻为200欧姆。
[0011]本技术的虚拟仿真设备的多路差分信号调理电路中,可以对8路差分信号独
立进行衰减,并选择其中的一路进行输出,处理路数多,且电路简单,成本低廉。
附图说明
[0012]下面将结合附图及实施例对本技术作进一步说明,附图中:
[0013]图1是本技术虚拟仿真设备的多路差分信号调理电路一实施例的原理图。
具体实施方式
[0014]为了对本技术的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本技术的具体实施方式。
[0015]如图1所示,图1是本技术虚拟仿真设备的多路差分信号调理电路一实施例的原理图。本实施例的虚拟仿真设备的多路差分信号调理电路,包含芯片MUX507,芯片MUX507具有下述8路差分信号输入:引脚S1A与S1B一路、引脚S2A与S2B一路、引脚S3A与S3B一路、....、引脚S8A与S8B,每路差分信号输入的两个引脚分别串接输入电阻后连接一个BNC插座以接入差分信号,芯片TCA9548APWR的DA、AB引脚分别连接一个输出电阻R41、R42后连接一个BNC插座作为差分输出,输出电阻R41、R42的大小为200欧。
[0016]芯片MUX507的A0、A1、A2引脚分别连接一个二选一开关(图中未示出),每个二选一开关的固定端连接芯片MUX507的A0、A1、A2引脚中的一个,一个动端连接高电平,另一个动端接地。MUX507的A0、A1、A2引脚的高低电平状态共有8种中组成,分别对应8路差分信号,芯片MUX507的A0、A1、A2引脚输入不同的高低电平信号,从而可以选择不同的路进行输出,哪种高低电平组成对应哪个路进行输出,具体可参照芯片MUX507的数据手册。二选一开关可以在人为操作下选择向芯片MUX507输出高电平还是低电平。
[0017]如图1所述,以其中一路为例进行说明,其他路可以参照进行理解。以SIN0

与SIN0+所在路为例,芯片MUX507的第19引脚接排阻RN16中的其中一个电阻的一端,该电阻大小为200欧姆,同时该电阻的另一端连接排阻R43中的一个电阻的一端,排阻R43中的该电阻的另一端连接BNC插座的正信号输入端,排阻R43中该电阻的大小为200欧姆,输入电阻为两个电阻之和,即400欧姆。芯片MUX507的第11引脚接排阻RN18中的中一个电阻的一端,该电阻大小为200欧姆,同时该电阻的另一端连接排阻R43中的一个电阻的一端,排阻R43中的该电阻的另一端连接BNC插座的负信号输入端(即接地端),排阻R43中该电阻的大小为200欧姆,输入电阻为两个电阻之和,即400欧姆。
[0018]输入电阻中,S1A、S2A、S3A、S4A所在路中直接与芯片MUX507连接的1个电阻,共4个电阻共用一个排阻RN16,S5A、S6A、S7A、S8A所在路中直接与芯片MUX507连接的1个电阻,共4个电阻共用一个排阻RN17,S1B、S2B、S3B、S4B所在路中直接与芯片MUX507连接的1个电阻,共4个电阻共用一个排阻RN18,S5B、S6B、S7B、S8B所在路中直接与芯片MUX507连接的1个电阻,共4个电阻共用一个排阻RN19。
[0019]输入电阻中,S1A、S1B、S2A、S2B所在路中远离芯片MUX507的4个电阻共用一个排阻R43,S3A、S3B、S4A、S4B所在路中远离芯片MUX507的4个电阻共用一个排阻R45,S5A、S5B、S6A、S6B所在路中远离芯片MUX507的4个电阻共用一个排阻R44,S7A、S7B、S7A、S7B所在路中远离芯片MUX507的4个电阻共用一个排阻R46。
[0020]为了保证芯片MUX507正常工作,芯片MUX507的引脚VDD和EN连接5V的正电源,芯片
MUX507的引脚VSS连接

5V的电源,引脚GND接地,其中第27引脚同时通过滤波电容C29接地,从而进行电源滤波,电容C29大小为100皮法。
[0021]使用时,BNC插座接J3至J7、J23、J24、J43连接差分信号输入,最多8路信号输入至芯片MUX507,芯片MUX507对通过三个二选一开关切换不同路的差分信号进行信号输入,从而选择不同阻值对信号进行了不同倍数衰减,使连接至BNC插座J2的采集卡采集到需要观察的信号本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.虚拟仿真设备的多路差分信号调理电路,其特征在于,包含芯片MUX507,芯片MUX507具有下述8路差分信号输入:引脚S1A与S1B一路、引脚S2A与S2B一路、引脚S3A与S3B一路、....、引脚S8A与S8B,每路差分信号输入的两个引脚分别串接输入电阻后连接一个BNC插座以接入差分信号,芯片TCA9548APWR的DA、AB引脚分别连接一个输出电阻后连接一个BNC插座作为差分输出,芯片MUX507的A0、A1、A2引脚分别连接一个二选一开关,每个二选一开关的固定端连接芯片MUX507的A0、A1、A2引脚中的一个,一个动端连接高电平,另一个动端接地。2.根据权利要求1所述的虚拟仿真设备的多路差分信号调理电路,其特征在于,所述输入电阻大小为400Ω。3.根据权利要求1所述的虚拟仿真设备的多路差分信号调理电路,其特征在于,所述串接输入电阻后...

【专利技术属性】
技术研发人员:孙郴芝
申请(专利权)人:湖北浩宸智联科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1