一种TETRA收发信机及其实现方法技术

技术编号:3462399 阅读:310 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种TETRA收发信机及其实现方法,收发信机包括宽带射频前端部件和载波处理板,宽带射频前端部件包括接收通道和发射通道,接收通道包括依次联接的射频接收滤波器、低噪声放大器、下变频器、接收用中频滤波器和中频自动增益控制放大器;发射通道包括依次联接的发射用中频滤波器、中频放大器、上变频器、射频发射滤波器和射频功率放大器;所述的载波处理板包括模数转换模块、数模转换模块,现场可编程门阵列器件和数字信号处理器和时钟单元。本发明专利技术具有较高的性能、较高的灵活性、对信号变化适应较强、系统硬件结构易于模块化、结构化设计,硬件平台结构简单、并且具有很高的通用性、易于系统功能的扩展和升级等特点。

【技术实现步骤摘要】

【技术保护点】
一种TETRA收发信机,其特征包括宽带射频前端部件和载波处理板,所述的宽带射频前端部件包括接收通道和发射通道,所述的接收通道包括依次联接的射频接收滤波器(RF BPF)、低噪声放大器(LNA)、下变频器、接收用中频滤波器(IF BPF)和中频自动增益控制放大器(AGC),所述的射频接收滤波器(RF BPF)与天线双工器联接;所述的发射通道包括依次联接的发射用中频滤波器(IF BPF)、中频放大器(Amp)、上变频器、射频发射滤波器(RF BPF)和射频功率放大器(PA),所述的射频功率放大器(PA)与天线双工器联接;所述的载波处理板包括模数转换模块(高速ADC)、数模转换模块(高速DAC)、现场可编程门阵列器件(FPGA)、数字信号处理器(DSP)和时钟单元,所述的模数转换模块(高速ADC)与前述接收通道的中频自动增益控制放大器(AGC)联接,所述的数模转换模块(高速DAC)与前述发射通道的发射用中频滤波器(IF BPF)联接;现场可编程门阵列器件(FPGA)联接于模数转换模块(高速ADC)、数模转换模块(高速DAC)与数字信号处理器(DSP)之间;数字信号处理器(DSP)的另一端与逻辑链路控制层(LLC)联接;所述的时钟单元设有分别与宽带射频前端部件、模数转换模块(高速ADC)、数模转换模块(高速DAC)、现场可编程门阵列器件(FPGA)、数字信号处理器(DSP)联接并为其提供同源时钟的各端口。...

【技术特征摘要】

【专利技术属性】
技术研发人员:付文良连全斌张宗军马明尤侃
申请(专利权)人:深圳哈达讯通信技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1