数字互相关器制造技术

技术编号:3445352 阅读:196 留言:0更新日期:2012-04-11 18:40
本发明专利技术一般涉及用于扩展频谱接收器的改进的互相关器,特别用于第三代(3G)移动通信系统。描述一种具有多个延迟结构的格雷互相关器。至少一个所述延迟结构包括:共用一个公共输入总线(720)的多个存储器单元(704);以及具有多个数位位置(712)的电路位移寄存器(610),每个数位位置用于每个所述存储单元,每个数位位置存储单个数位,并且具有一个相关的数位位置输出(706),每个数位位置输出被耦合到一个相应的所述存储单元,用于在该数位位置输出有效时,使能对该存储单元的数据写入;以及其中在使用中,仅仅在所述电路位移寄存器中的一个数位位置被有效,该有效的数位位置循环地通过该位移寄存器运动,以选择被写入在该公共总线上的数据的存储单元。该循环位移寄存器可以在两个或多个延迟结构之间共享。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种用于扩展频谱接收器的格雷互相关器,该互相关器具有多个延迟结构,至少一个所述延迟结构包括:共用一个公共输入总线的多个存储器单元;以及具有多个数位位置的电路位移寄存器,每个数位位置用于每个所述存储单元,每个数位位置存 储单个数位,并且具有一个相关的数位位置输出,每个数位位置输出被耦合到一个相应的所述存储单元,用于在该数位位置输出有效时,使能对该存储单元的数据写入;以及其中在使用中,仅仅在所述电路位移寄存器中的一个数位位置被有效,该有效的数位位置循 环地通过该位移寄存器运动,以选择被写入在该公共总线上的数据的存储单元。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:乔纳森D利维斯
申请(专利权)人:株式会社东芝
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1