可避免探针短路的探针头制造技术

技术编号:34223902 阅读:42 留言:0更新日期:2022-07-20 20:31
本实用新型专利技术涉及一种探针头,所述探针头包含有上、下导板单元及多个探针,各探针包含有一穿设于上导板单元的针尾、一穿设于下导板单元且与针尾横向错开的针头及一位于上、下导板单元之间的挫曲状针身,各探针包含有二端分别有第一、二裸针部的一导电针体及覆盖导电针体除了第一、二裸针部以外全部表面的一绝缘层,绝缘层及其覆盖的部分导电针体共同构成一绝缘部,绝缘部构成针身并分别与第一、二裸针部共同构成针尾及针头且包含有一能受上或下导板单元的上表面挡止的挡止部;由此,所述探针头可避免探针因相抵接而短路。头可避免探针因相抵接而短路。头可避免探针因相抵接而短路。

【技术实现步骤摘要】
可避免探针短路的探针头


[0001]本技术与探针卡的探针头有关,特别是指一种可避免探针短路的探针头。

技术介绍

[0002]请参阅图1,习用的探针卡的探针头10主要包含有上、下导板单元11、12(分别包含有一或多个导板),以及多个穿设于上、下导板单元11、12的探针13(实际有数百或上千根探针,仅绘制三根探针代表),各探针13包含有一穿设于下导板单元12且凸出至下导板单元12下方的针头132、一穿设于上导板单元11且凸出至上导板单元11上方的针尾134,以及一位于上、下导板单元11、12之间且呈弯曲状而略有弹性的针身136,针头132的底端用于点触待测物(图中未示)的导电接点,针尾134的顶端用于顶抵于探针卡的一主电路板(图中未示)底面的导电接点,或者一设于主电路板与探针头10之间的空间转换器(图中未示)底面的导电接点。各探针13的针尾134通常设有一挡止部138,以通过挡止部138受上导板单元11挡止而避免探针13向下掉落。
[0003]然而,随着电子元件微小化的发展,探针卡的探针也必须达到细微间距(fine pitch)的测试需求,例如相邻探针的中心间距(pitch)可能仅数十微米,则相邻探针的挡止部的最小距离可能不到10μm,在此状况下,探针容易因略微倾斜而相互抵接,进而造成短路的问题。

技术实现思路

[0004]针对上述问题,本技术的主要目的在于提供一种探针头,可避免细微间距的探针因相互抵接而产生短路的问题。
[0005]为达到上述目的,本技术所提供的一种可避免探针短路的探针头,能定义出相互垂直的一横轴向及一纵轴向;其特征在于所述探针头包含有:一上导板单元及一下导板单元,分别具有一上表面、一下表面,以及多个贯穿所述上表面及所述下表面的探针安装孔,所述下导板单元的上表面为面向所述上导板单元的下表面;多个探针,各所述探针包含有一穿设于所述上导板单元的探针安装孔的针尾、一穿设于所述下导板单元的探针安装孔的针头,以及一连接所述针尾与所述针头且位于所述上导板单元与所述下导板单元之间的针身,各所述探针的针头及针尾沿所述横轴向相互错开而使得所述针身呈挫曲状,各所述探针包含有一导电针体及一绝缘层,所述导电针体具有分别位于其二端的一第一裸针部及一第二裸针部,所述绝缘层覆盖所述导电针体除了所述第一裸针部及所述第二裸针部以外的全部表面,所述绝缘层及所述导电针体受所述绝缘层覆盖的部分共同构成一绝缘部,所述绝缘部包含有一与所述第一裸针部共同构成所述针尾的第一绝缘段、一与所述第二裸针部共同构成所述针头的第二绝缘段,以及一构成所述针身的第三绝缘段,各所述探针的第一绝缘段及第三绝缘段二者其中之一包含有一能受所述上导板单元及所述下导板单元二者其中之一的上表面挡止的挡止部。
[0006]上述本技术的技术方案中,所述第一裸针部及所述第二裸针部分别包含有一
端面,以及一自所述端面沿所述纵轴向地朝所述绝缘部延伸的纵向面。
[0007]各所述探针的挡止部在一特定轴向的最大宽度大于其下方的探针安装孔在所述特定轴向的宽度。
[0008]各所述探针的第一绝缘段包含有受所述上导板单元的上表面挡止的所述挡止部。
[0009]所述第一裸针部及所述第二裸针部分别包含有一端面,以及一自所述端面沿所述纵轴向地朝所述绝缘部延伸的纵向面。
[0010]所述第一裸针部包含有一端面,所述端面与所述挡止部间隔一预定距离。
[0011]所述第一裸针部的端面在一特定轴向的宽度小于所述挡止部在所述特定轴向的最大宽度。
[0012]所述挡止部的长度大于或等于所述预定距离。
[0013]所述针尾除了所述挡止部以外的部分能定义出一最大直径,所述针身能定义出一针身直径,且所述最大直径等于所述针身直径。
[0014]各所述探针的绝缘部除了所述挡止部以外的部分均呈圆柱状且直径一致。
[0015]至少二所述探针的挡止部为相互抵靠。
[0016]采用上述技术方案,本技术各探针的导电针体的第一裸针部及第二裸针部未受绝缘层覆盖而暴露在外,因此能以第一裸针部抵接探针卡的主电路板或空间转换器底面的导电接点,并以第二裸针部点触待测物顶面的导电接点,以使待测物与主电路板或空间转换器电性连接,而各探针除了第一、二裸针部以外的部分均为覆盖有绝缘层的绝缘部,因此,即使相邻的探针间距非常小,甚至相邻的探针的挡止部相互抵靠,探针以其绝缘层相互抵靠而不会产生短路的问题。
附图说明
[0017]图1是习用的探针头的局部剖视示意图;
[0018]图2是本技术一第一较佳实施例所提供的可避免探针短路的探针头的局部剖视示意图;
[0019]图3、图4、图5A及图5B是上述探针头的组装过程的局部剖视示意图;
[0020]图6是本技术一第二较佳实施例所提供的可避免探针短路的探针头的局部剖视示意图。
具体实施方式
[0021]为了详细说明本技术的详细构造、特点、组装或使用方式,现举以下较佳实施例并配合附图说明如下。
[0022]申请人首先在此说明,在以下将要介绍的实施例以及图式中,相同的参考号码,表示相同或类似的元件或其结构特征。需注意的是,图式中的各元件及构造为例示方便并非依据真实比例及数量绘制,且若实施上为可能,不同实施例的特征可以交互应用。
[0023]请先参阅图2所示,本技术一第一较佳实施例所提供的可避免探针短路的探针头20包含有一上导板单元30、一下导板单元40,以及多个探针50。本技术揭示一用于组装出针头20的探针头组装方法,以下将详述此探针头组装方法的各步骤,由此同时详述探针头20的细部结构。此探针头组装方法包含有下列步骤:
[0024]a)如图3所示,设置上、下导板单元30、40,其中,上、下导板单元30、40分别具有一上表面31、41、一下表面32、42,以及多个贯穿上表面31、41及下表面32、42的探针安装孔34、44,下导板单元40的上表面41面向上导板单元30的下表面32,上导板单元30的探针安装孔34沿一纵轴向(Y轴)地分别与下导板单元40的探针安装孔44同轴对应。
[0025]在本实施例中,上、下导板单元30、40分别包含有相叠的二导板36、46,同一导板单元的导板在此步骤a)中已通过螺栓、治具或其他方式(图中未示)相互固定。上、下导板单元30、40的导板数量并无限制,可分别包含有至少一导板36、46,或者两个以上的导板36、46,或者上、下导板单元30、40的导板数量不相同。上、下导板单元30、40在此步骤a)中为通过定位销或其他方式(图中未示)暂时相互定位而呈现探针安装孔34分别与探针安装孔44同轴对应的形态,以利于下述步骤b)的植针作业。
[0026]b)如图3所示,提供多个探针50并将各探针50穿设于上导板单元30及下导板单元40的同轴对应的探针安装孔34、44,其中,各探针50包含有一导电针体51,以及一覆盖导电针体51的全部表面的绝缘层52,且各探针50包含有一受上导板单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种可避免探针短路的探针头,能定义出相互垂直的一横轴向及一纵轴向;其特征在于所述探针头包含有:一上导板单元及一下导板单元,分别具有一上表面、一下表面,以及多个贯穿所述上表面及所述下表面的探针安装孔,所述下导板单元的上表面为面向所述上导板单元的下表面;多个探针,各所述探针包含有一穿设于所述上导板单元的探针安装孔的针尾、一穿设于所述下导板单元的探针安装孔的针头,以及一连接所述针尾与所述针头且位于所述上导板单元与所述下导板单元之间的针身,各所述探针的针头及针尾沿所述横轴向相互错开而使得所述针身呈挫曲状,各所述探针包含有一导电针体及一绝缘层,所述导电针体具有分别位于其二端的一第一裸针部及一第二裸针部,所述绝缘层覆盖所述导电针体除了所述第一裸针部及所述第二裸针部以外的全部表面,所述绝缘层及所述导电针体受所述绝缘层覆盖的部分共同构成一绝缘部,所述绝缘部包含有一与所述第一裸针部共同构成所述针尾的第一绝缘段、一与所述第二裸针部共同构成所述针头的第二绝缘段,以及一构成所述针身的第三绝缘段,各所述探针的第一绝缘段及第三绝缘段二者其中之一包含有一能受所述上导板单元及所述下导板单元二者其中之一的上表面挡止的挡止部。2.如权利要求1所述的可避免探针短路的探针头,其特征在于:所述第一裸针部及所述第二裸针部分别包含有一端面,以及一自所述端面沿所述纵轴向地朝所述绝缘部延伸的纵向面。3.如权...

【专利技术属性】
技术研发人员:林进亿苏耿民林哲纬
申请(专利权)人:旺矽科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1